source: src/linux/universal/linux-3.18/drivers/crypto/caam/ctrl.c @ 31885

Last change on this file since 31885 was 31885, checked in by brainslayer, 3 months ago

update

File size: 20.9 KB
Line 
1/* * CAAM control-plane driver backend
2 * Controller-level driver, kernel property detection, initialization
3 *
4 * Copyright 2008-2012 Freescale Semiconductor, Inc.
5 */
6
7#include <linux/device.h>
8#include <linux/of_address.h>
9#include <linux/of_irq.h>
10
11#include "compat.h"
12#include "regs.h"
13#include "intern.h"
14#include "jr.h"
15#include "desc_constr.h"
16#include "error.h"
17
18/*
19 * Descriptor to instantiate RNG State Handle 0 in normal mode and
20 * load the JDKEK, TDKEK and TDSK registers
21 */
22static void build_instantiation_desc(u32 *desc, int handle, int do_sk)
23{
24        u32 *jump_cmd, op_flags;
25
26        init_job_desc(desc, 0);
27
28        op_flags = OP_TYPE_CLASS1_ALG | OP_ALG_ALGSEL_RNG |
29                        (handle << OP_ALG_AAI_SHIFT) | OP_ALG_AS_INIT;
30
31        /* INIT RNG in non-test mode */
32        append_operation(desc, op_flags);
33
34        if (!handle && do_sk) {
35                /*
36                 * For SH0, Secure Keys must be generated as well
37                 */
38
39                /* wait for done */
40                jump_cmd = append_jump(desc, JUMP_CLASS_CLASS1);
41                set_jump_tgt_here(desc, jump_cmd);
42
43                /*
44                 * load 1 to clear written reg:
45                 * resets the done interrrupt and returns the RNG to idle.
46                 */
47                append_load_imm_u32(desc, 1, LDST_SRCDST_WORD_CLRW);
48
49                /* Initialize State Handle  */
50                append_operation(desc, OP_TYPE_CLASS1_ALG | OP_ALG_ALGSEL_RNG |
51                                 OP_ALG_AAI_RNG4_SK);
52        }
53
54        append_jump(desc, JUMP_CLASS_CLASS1 | JUMP_TYPE_HALT);
55}
56
57/* Descriptor for deinstantiation of State Handle 0 of the RNG block. */
58static void build_deinstantiation_desc(u32 *desc, int handle)
59{
60        init_job_desc(desc, 0);
61
62        /* Uninstantiate State Handle 0 */
63        append_operation(desc, OP_TYPE_CLASS1_ALG | OP_ALG_ALGSEL_RNG |
64                         (handle << OP_ALG_AAI_SHIFT) | OP_ALG_AS_INITFINAL);
65
66        append_jump(desc, JUMP_CLASS_CLASS1 | JUMP_TYPE_HALT);
67}
68
69/*
70 * run_descriptor_deco0 - runs a descriptor on DECO0, under direct control of
71 *                        the software (no JR/QI used).
72 * @ctrldev - pointer to device
73 * @status - descriptor status, after being run
74 *
75 * Return: - 0 if no error occurred
76 *         - -ENODEV if the DECO couldn't be acquired
77 *         - -EAGAIN if an error occurred while executing the descriptor
78 */
79static inline int run_descriptor_deco0(struct device *ctrldev, u32 *desc,
80                                        u32 *status)
81{
82        struct caam_drv_private *ctrlpriv = dev_get_drvdata(ctrldev);
83        struct caam_ctrl __iomem *ctrl = ctrlpriv->ctrl;
84        struct caam_deco __iomem *deco = ctrlpriv->deco;
85        unsigned int timeout = 100000;
86        u32 deco_dbg_reg, flags;
87        int i;
88
89
90        if (ctrlpriv->virt_en == 1) {
91                setbits32(&ctrl->deco_rsr, DECORSR_JR0);
92
93                while (!(rd_reg32(&ctrl->deco_rsr) & DECORSR_VALID) &&
94                       --timeout)
95                        cpu_relax();
96
97                timeout = 100000;
98        }
99
100        setbits32(&ctrl->deco_rq, DECORR_RQD0ENABLE);
101
102        while (!(rd_reg32(&ctrl->deco_rq) & DECORR_DEN0) &&
103                                                                 --timeout)
104                cpu_relax();
105
106        if (!timeout) {
107                dev_err(ctrldev, "failed to acquire DECO 0\n");
108                clrbits32(&ctrl->deco_rq, DECORR_RQD0ENABLE);
109                return -ENODEV;
110        }
111
112        for (i = 0; i < desc_len(desc); i++)
113                wr_reg32(&deco->descbuf[i], *(desc + i));
114
115        flags = DECO_JQCR_WHL;
116        /*
117         * If the descriptor length is longer than 4 words, then the
118         * FOUR bit in JRCTRL register must be set.
119         */
120        if (desc_len(desc) >= 4)
121                flags |= DECO_JQCR_FOUR;
122
123        /* Instruct the DECO to execute it */
124        wr_reg32(&deco->jr_ctl_hi, flags);
125
126        timeout = 10000000;
127        do {
128                deco_dbg_reg = rd_reg32(&deco->desc_dbg);
129                /*
130                 * If an error occured in the descriptor, then
131                 * the DECO status field will be set to 0x0D
132                 */
133                if ((deco_dbg_reg & DESC_DBG_DECO_STAT_MASK) ==
134                    DESC_DBG_DECO_STAT_HOST_ERR)
135                        break;
136                cpu_relax();
137        } while ((deco_dbg_reg & DESC_DBG_DECO_STAT_VALID) && --timeout);
138
139        *status = rd_reg32(&deco->op_status_hi) &
140                  DECO_OP_STATUS_HI_ERR_MASK;
141
142        if (ctrlpriv->virt_en == 1)
143                clrbits32(&ctrl->deco_rsr, DECORSR_JR0);
144
145        /* Mark the DECO as free */
146        clrbits32(&ctrl->deco_rq, DECORR_RQD0ENABLE);
147
148        if (!timeout)
149                return -EAGAIN;
150
151        return 0;
152}
153
154/*
155 * instantiate_rng - builds and executes a descriptor on DECO0,
156 *                   which initializes the RNG block.
157 * @ctrldev - pointer to device
158 * @state_handle_mask - bitmask containing the instantiation status
159 *                      for the RNG4 state handles which exist in
160 *                      the RNG4 block: 1 if it's been instantiated
161 *                      by an external entry, 0 otherwise.
162 * @gen_sk  - generate data to be loaded into the JDKEK, TDKEK and TDSK;
163 *            Caution: this can be done only once; if the keys need to be
164 *            regenerated, a POR is required
165 *
166 * Return: - 0 if no error occurred
167 *         - -ENOMEM if there isn't enough memory to allocate the descriptor
168 *         - -ENODEV if DECO0 couldn't be acquired
169 *         - -EAGAIN if an error occurred when executing the descriptor
170 *            f.i. there was a RNG hardware error due to not "good enough"
171 *            entropy being aquired.
172 */
173static int instantiate_rng(struct device *ctrldev, int state_handle_mask,
174                           int gen_sk)
175{
176        struct caam_drv_private *ctrlpriv = dev_get_drvdata(ctrldev);
177        struct caam_ctrl __iomem *ctrl;
178        struct rng4tst __iomem *r4tst;
179        u32 *desc, status, rdsta_val;
180        int ret = 0, sh_idx;
181
182        ctrl = (struct caam_ctrl __iomem *)ctrlpriv->ctrl;
183        r4tst = &ctrl->r4tst[0];
184
185        desc = kmalloc(CAAM_CMD_SZ * 7, GFP_KERNEL);
186        if (!desc)
187                return -ENOMEM;
188
189        for (sh_idx = 0; sh_idx < RNG4_MAX_HANDLES; sh_idx++) {
190                /*
191                 * If the corresponding bit is set, this state handle
192                 * was initialized by somebody else, so it's left alone.
193                 */
194                if ((1 << sh_idx) & state_handle_mask)
195                        continue;
196
197                /* Create the descriptor for instantiating RNG State Handle */
198                build_instantiation_desc(desc, sh_idx, gen_sk);
199
200                /* Try to run it through DECO0 */
201                ret = run_descriptor_deco0(ctrldev, desc, &status);
202
203                /*
204                 * If ret is not 0, or descriptor status is not 0, then
205                 * something went wrong. No need to try the next state
206                 * handle (if available), bail out here.
207                 * Also, if for some reason, the State Handle didn't get
208                 * instantiated although the descriptor has finished
209                 * without any error (HW optimizations for later
210                 * CAAM eras), then try again.
211                 */
212                rdsta_val =
213                        rd_reg32(&ctrl->r4tst[0].rdsta) & RDSTA_IFMASK;
214                if (status || !(rdsta_val & (1 << sh_idx)))
215                        ret = -EAGAIN;
216                if (ret)
217                        break;
218                dev_info(ctrldev, "Instantiated RNG4 SH%d\n", sh_idx);
219                /* Clear the contents before recreating the descriptor */
220                memset(desc, 0x00, CAAM_CMD_SZ * 7);
221        }
222
223        kfree(desc);
224
225        return ret;
226}
227
228/*
229 * deinstantiate_rng - builds and executes a descriptor on DECO0,
230 *                     which deinitializes the RNG block.
231 * @ctrldev - pointer to device
232 * @state_handle_mask - bitmask containing the instantiation status
233 *                      for the RNG4 state handles which exist in
234 *                      the RNG4 block: 1 if it's been instantiated
235 *
236 * Return: - 0 if no error occurred
237 *         - -ENOMEM if there isn't enough memory to allocate the descriptor
238 *         - -ENODEV if DECO0 couldn't be acquired
239 *         - -EAGAIN if an error occurred when executing the descriptor
240 */
241static int deinstantiate_rng(struct device *ctrldev, int state_handle_mask)
242{
243        u32 *desc, status;
244        int sh_idx, ret = 0;
245
246        desc = kmalloc(CAAM_CMD_SZ * 3, GFP_KERNEL);
247        if (!desc)
248                return -ENOMEM;
249
250        for (sh_idx = 0; sh_idx < RNG4_MAX_HANDLES; sh_idx++) {
251                /*
252                 * If the corresponding bit is set, then it means the state
253                 * handle was initialized by us, and thus it needs to be
254                 * deintialized as well
255                 */
256                if ((1 << sh_idx) & state_handle_mask) {
257                        /*
258                         * Create the descriptor for deinstantating this state
259                         * handle
260                         */
261                        build_deinstantiation_desc(desc, sh_idx);
262
263                        /* Try to run it through DECO0 */
264                        ret = run_descriptor_deco0(ctrldev, desc, &status);
265
266                        if (ret ||
267                            (status && status != JRSTA_SSRC_JUMP_HALT_CC)) {
268                                dev_err(ctrldev,
269                                        "Failed to deinstantiate RNG4 SH%d\n",
270                                        sh_idx);
271                                break;
272                        }
273                        dev_info(ctrldev, "Deinstantiated RNG4 SH%d\n", sh_idx);
274                }
275        }
276
277        kfree(desc);
278
279        return ret;
280}
281
282static int caam_remove(struct platform_device *pdev)
283{
284        struct device *ctrldev;
285        struct caam_drv_private *ctrlpriv;
286        struct caam_ctrl __iomem *ctrl;
287        int ring, ret = 0;
288
289        ctrldev = &pdev->dev;
290        ctrlpriv = dev_get_drvdata(ctrldev);
291        ctrl = (struct caam_ctrl __iomem *)ctrlpriv->ctrl;
292
293        /* Remove platform devices for JobRs */
294        for (ring = 0; ring < ctrlpriv->total_jobrs; ring++) {
295                if (ctrlpriv->jrpdev[ring])
296                        of_device_unregister(ctrlpriv->jrpdev[ring]);
297        }
298
299        /* De-initialize RNG state handles initialized by this driver. */
300        if (ctrlpriv->rng4_sh_init)
301                deinstantiate_rng(ctrldev, ctrlpriv->rng4_sh_init);
302
303        /* Shut down debug views */
304#ifdef CONFIG_DEBUG_FS
305        debugfs_remove_recursive(ctrlpriv->dfs_root);
306#endif
307
308        /* Unmap controller region */
309        iounmap(&ctrl);
310
311        return ret;
312}
313
314/*
315 * kick_trng - sets the various parameters for enabling the initialization
316 *             of the RNG4 block in CAAM
317 * @pdev - pointer to the platform device
318 * @ent_delay - Defines the length (in system clocks) of each entropy sample.
319 */
320static void kick_trng(struct platform_device *pdev, int ent_delay)
321{
322        struct device *ctrldev = &pdev->dev;
323        struct caam_drv_private *ctrlpriv = dev_get_drvdata(ctrldev);
324        struct caam_ctrl __iomem *ctrl;
325        struct rng4tst __iomem *r4tst;
326        u32 val;
327
328        ctrl = (struct caam_ctrl __iomem *)ctrlpriv->ctrl;
329        r4tst = &ctrl->r4tst[0];
330
331        /* put RNG4 into program mode */
332        setbits32(&r4tst->rtmctl, RTMCTL_PRGM);
333
334        /*
335         * Performance-wise, it does not make sense to
336         * set the delay to a value that is lower
337         * than the last one that worked (i.e. the state handles
338         * were instantiated properly. Thus, instead of wasting
339         * time trying to set the values controlling the sample
340         * frequency, the function simply returns.
341         */
342        val = (rd_reg32(&r4tst->rtsdctl) & RTSDCTL_ENT_DLY_MASK)
343              >> RTSDCTL_ENT_DLY_SHIFT;
344        if (ent_delay <= val) {
345                /* put RNG4 into run mode */
346                clrbits32(&r4tst->rtmctl, RTMCTL_PRGM);
347                return;
348        }
349
350        val = rd_reg32(&r4tst->rtsdctl);
351        val = (val & ~RTSDCTL_ENT_DLY_MASK) |
352              (ent_delay << RTSDCTL_ENT_DLY_SHIFT);
353        wr_reg32(&r4tst->rtsdctl, val);
354        /* min. freq. count, equal to 1/4 of the entropy sample length */
355        wr_reg32(&r4tst->rtfrqmin, ent_delay >> 2);
356        /* disable maximum frequency count */
357        wr_reg32(&r4tst->rtfrqmax, RTFRQMAX_DISABLE);
358        /* read the control register */
359        val = rd_reg32(&r4tst->rtmctl);
360        /*
361         * select raw sampling in both entropy shifter
362         * and statistical checker
363         */
364        setbits32(&val, RTMCTL_SAMP_MODE_RAW_ES_SC);
365        /* put RNG4 into run mode */
366        clrbits32(&val, RTMCTL_PRGM);
367        /* write back the control register */
368        wr_reg32(&r4tst->rtmctl, val);
369}
370
371/**
372 * caam_get_era() - Return the ERA of the SEC on SoC, based
373 * on "sec-era" propery in the DTS. This property is updated by u-boot.
374 **/
375int caam_get_era(void)
376{
377        struct device_node *caam_node;
378        for_each_compatible_node(caam_node, NULL, "fsl,sec-v4.0") {
379                const uint32_t *prop = (uint32_t *)of_get_property(caam_node,
380                                "fsl,sec-era",
381                                NULL);
382                return prop ? *prop : -ENOTSUPP;
383        }
384
385        return -ENOTSUPP;
386}
387EXPORT_SYMBOL(caam_get_era);
388
389/* Probe routine for CAAM top (controller) level */
390static int caam_probe(struct platform_device *pdev)
391{
392        int ret, ring, rspec, gen_sk, ent_delay = RTSDCTL_ENT_DLY_MIN;
393        u64 caam_id;
394        struct device *dev;
395        struct device_node *nprop, *np;
396        struct caam_ctrl __iomem *ctrl;
397        struct caam_drv_private *ctrlpriv;
398#ifdef CONFIG_DEBUG_FS
399        struct caam_perfmon *perfmon;
400#endif
401        u32 scfgr, comp_params;
402        u32 cha_vid_ls;
403        int pg_size;
404        int BLOCK_OFFSET = 0;
405
406        ctrlpriv = devm_kzalloc(&pdev->dev, sizeof(struct caam_drv_private),
407                                GFP_KERNEL);
408        if (!ctrlpriv)
409                return -ENOMEM;
410
411        dev = &pdev->dev;
412        dev_set_drvdata(dev, ctrlpriv);
413        ctrlpriv->pdev = pdev;
414        nprop = pdev->dev.of_node;
415
416        /* Get configuration properties from device tree */
417        /* First, get register page */
418        ctrl = of_iomap(nprop, 0);
419        if (ctrl == NULL) {
420                dev_err(dev, "caam: of_iomap() failed\n");
421                return -ENOMEM;
422        }
423        /* Finding the page size for using the CTPR_MS register */
424        comp_params = rd_reg32(&ctrl->perfmon.comp_parms_ms);
425        pg_size = (comp_params & CTPR_MS_PG_SZ_MASK) >> CTPR_MS_PG_SZ_SHIFT;
426
427        /* Allocating the BLOCK_OFFSET based on the supported page size on
428         * the platform
429         */
430        if (pg_size == 0)
431                BLOCK_OFFSET = PG_SIZE_4K;
432        else
433                BLOCK_OFFSET = PG_SIZE_64K;
434
435        ctrlpriv->ctrl = (struct caam_ctrl __force *)ctrl;
436        ctrlpriv->assure = (struct caam_assurance __force *)
437                           ((uint8_t *)ctrl +
438                            BLOCK_OFFSET * ASSURE_BLOCK_NUMBER
439                           );
440        ctrlpriv->deco = (struct caam_deco __force *)
441                         ((uint8_t *)ctrl +
442                         BLOCK_OFFSET * DECO_BLOCK_NUMBER
443                         );
444
445        /* Get the IRQ of the controller (for security violations only) */
446        ctrlpriv->secvio_irq = irq_of_parse_and_map(nprop, 0);
447
448        /*
449         * Enable DECO watchdogs and, if this is a PHYS_ADDR_T_64BIT kernel,
450         * long pointers in master configuration register
451         */
452        setbits32(&ctrl->mcr, MCFGR_WDENABLE |
453                  (sizeof(dma_addr_t) == sizeof(u64) ? MCFGR_LONG_PTR : 0));
454
455        /*
456         *  Read the Compile Time paramters and SCFGR to determine
457         * if Virtualization is enabled for this platform
458         */
459        scfgr = rd_reg32(&ctrl->scfgr);
460
461        ctrlpriv->virt_en = 0;
462        if (comp_params & CTPR_MS_VIRT_EN_INCL) {
463                /* VIRT_EN_INCL = 1 & VIRT_EN_POR = 1 or
464                 * VIRT_EN_INCL = 1 & VIRT_EN_POR = 0 & SCFGR_VIRT_EN = 1
465                 */
466                if ((comp_params & CTPR_MS_VIRT_EN_POR) ||
467                    (!(comp_params & CTPR_MS_VIRT_EN_POR) &&
468                       (scfgr & SCFGR_VIRT_EN)))
469                                ctrlpriv->virt_en = 1;
470        } else {
471                /* VIRT_EN_INCL = 0 && VIRT_EN_POR_VALUE = 1 */
472                if (comp_params & CTPR_MS_VIRT_EN_POR)
473                                ctrlpriv->virt_en = 1;
474        }
475
476        if (ctrlpriv->virt_en == 1)
477                setbits32(&ctrl->jrstart, JRSTART_JR0_START |
478                          JRSTART_JR1_START | JRSTART_JR2_START |
479                          JRSTART_JR3_START);
480
481        if (sizeof(dma_addr_t) == sizeof(u64))
482                if (of_device_is_compatible(nprop, "fsl,sec-v5.0"))
483                        dma_set_mask_and_coherent(dev, DMA_BIT_MASK(40));
484                else
485                        dma_set_mask_and_coherent(dev, DMA_BIT_MASK(36));
486        else
487                dma_set_mask_and_coherent(dev, DMA_BIT_MASK(32));
488
489        /*
490         * Detect and enable JobRs
491         * First, find out how many ring spec'ed, allocate references
492         * for all, then go probe each one.
493         */
494        rspec = 0;
495        for_each_available_child_of_node(nprop, np)
496                if (of_device_is_compatible(np, "fsl,sec-v4.0-job-ring") ||
497                    of_device_is_compatible(np, "fsl,sec4.0-job-ring"))
498                        rspec++;
499
500        ctrlpriv->jrpdev = devm_kzalloc(&pdev->dev,
501                                        sizeof(struct platform_device *) * rspec,
502                                        GFP_KERNEL);
503        if (ctrlpriv->jrpdev == NULL) {
504                iounmap(&ctrl);
505                return -ENOMEM;
506        }
507
508        ring = 0;
509        ctrlpriv->total_jobrs = 0;
510        for_each_available_child_of_node(nprop, np)
511                if (of_device_is_compatible(np, "fsl,sec-v4.0-job-ring") ||
512                    of_device_is_compatible(np, "fsl,sec4.0-job-ring")) {
513                        ctrlpriv->jrpdev[ring] =
514                                of_platform_device_create(np, NULL, dev);
515                        if (!ctrlpriv->jrpdev[ring]) {
516                                pr_warn("JR%d Platform device creation error\n",
517                                        ring);
518                                continue;
519                        }
520                        ctrlpriv->jr[ring] = (struct caam_job_ring __force *)
521                                             ((uint8_t *)ctrl +
522                                             (ring + JR_BLOCK_NUMBER) *
523                                              BLOCK_OFFSET
524                                             );
525                        ctrlpriv->total_jobrs++;
526                        ring++;
527        }
528
529        /* Check to see if QI present. If so, enable */
530        ctrlpriv->qi_present =
531                        !!(rd_reg32(&ctrl->perfmon.comp_parms_ms) &
532                           CTPR_MS_QI_MASK);
533        if (ctrlpriv->qi_present) {
534                ctrlpriv->qi = (struct caam_queue_if __force *)
535                               ((uint8_t *)ctrl +
536                                 BLOCK_OFFSET * QI_BLOCK_NUMBER
537                               );
538                /* This is all that's required to physically enable QI */
539                wr_reg32(&ctrlpriv->qi->qi_control_lo, QICTL_DQEN);
540        }
541
542        /* If no QI and no rings specified, quit and go home */
543        if ((!ctrlpriv->qi_present) && (!ctrlpriv->total_jobrs)) {
544                dev_err(dev, "no queues configured, terminating\n");
545                caam_remove(pdev);
546                return -ENOMEM;
547        }
548
549        cha_vid_ls = rd_reg32(&ctrl->perfmon.cha_id_ls);
550
551        /*
552         * If SEC has RNG version >= 4 and RNG state handle has not been
553         * already instantiated, do RNG instantiation
554         */
555        if ((cha_vid_ls & CHA_ID_LS_RNG_MASK) >> CHA_ID_LS_RNG_SHIFT >= 4) {
556                ctrlpriv->rng4_sh_init =
557                        rd_reg32(&ctrl->r4tst[0].rdsta);
558                /*
559                 * If the secure keys (TDKEK, JDKEK, TDSK), were already
560                 * generated, signal this to the function that is instantiating
561                 * the state handles. An error would occur if RNG4 attempts
562                 * to regenerate these keys before the next POR.
563                 */
564                gen_sk = ctrlpriv->rng4_sh_init & RDSTA_SKVN ? 0 : 1;
565                ctrlpriv->rng4_sh_init &= RDSTA_IFMASK;
566                do {
567                        int inst_handles =
568                                rd_reg32(&ctrl->r4tst[0].rdsta) &
569                                                                RDSTA_IFMASK;
570                        /*
571                         * If either SH were instantiated by somebody else
572                         * (e.g. u-boot) then it is assumed that the entropy
573                         * parameters are properly set and thus the function
574                         * setting these (kick_trng(...)) is skipped.
575                         * Also, if a handle was instantiated, do not change
576                         * the TRNG parameters.
577                         */
578                        if (!(ctrlpriv->rng4_sh_init || inst_handles)) {
579                                dev_info(dev,
580                                         "Entropy delay = %u\n",
581                                         ent_delay);
582                                kick_trng(pdev, ent_delay);
583                                ent_delay += 400;
584                        }
585                        /*
586                         * if instantiate_rng(...) fails, the loop will rerun
587                         * and the kick_trng(...) function will modfiy the
588                         * upper and lower limits of the entropy sampling
589                         * interval, leading to a sucessful initialization of
590                         * the RNG.
591                         */
592                        ret = instantiate_rng(dev, inst_handles,
593                                              gen_sk);
594                        if (ret == -EAGAIN)
595                                /*
596                                 * if here, the loop will rerun,
597                                 * so don't hog the CPU
598                                 */
599                                cpu_relax();
600                } while ((ret == -EAGAIN) && (ent_delay < RTSDCTL_ENT_DLY_MAX));
601                if (ret) {
602                        dev_err(dev, "failed to instantiate RNG");
603                        caam_remove(pdev);
604                        return ret;
605                }
606                /*
607                 * Set handles init'ed by this module as the complement of the
608                 * already initialized ones
609                 */
610                ctrlpriv->rng4_sh_init = ~ctrlpriv->rng4_sh_init & RDSTA_IFMASK;
611
612                /* Enable RDB bit so that RNG works faster */
613                setbits32(&ctrl->scfgr, SCFGR_RDBENABLE);
614        }
615
616        /* NOTE: RTIC detection ought to go here, around Si time */
617
618        caam_id = (u64)rd_reg32(&ctrl->perfmon.caam_id_ms) << 32 |
619                  (u64)rd_reg32(&ctrl->perfmon.caam_id_ls);
620
621        /* Report "alive" for developer to see */
622        dev_info(dev, "device ID = 0x%016llx (Era %d)\n", caam_id,
623                 caam_get_era());
624        dev_info(dev, "job rings = %d, qi = %d\n",
625                 ctrlpriv->total_jobrs, ctrlpriv->qi_present);
626
627#ifdef CONFIG_DEBUG_FS
628        /*
629         * FIXME: needs better naming distinction, as some amalgamation of
630         * "caam" and nprop->full_name. The OF name isn't distinctive,
631         * but does separate instances
632         */
633        perfmon = (struct caam_perfmon __force *)&ctrl->perfmon;
634
635        ctrlpriv->dfs_root = debugfs_create_dir(dev_name(dev), NULL);
636        ctrlpriv->ctl = debugfs_create_dir("ctl", ctrlpriv->dfs_root);
637
638        /* Controller-level - performance monitor counters */
639        ctrlpriv->ctl_rq_dequeued =
640                debugfs_create_u64("rq_dequeued",
641                                   S_IRUSR | S_IRGRP | S_IROTH,
642                                   ctrlpriv->ctl, &perfmon->req_dequeued);
643        ctrlpriv->ctl_ob_enc_req =
644                debugfs_create_u64("ob_rq_encrypted",
645                                   S_IRUSR | S_IRGRP | S_IROTH,
646                                   ctrlpriv->ctl, &perfmon->ob_enc_req);
647        ctrlpriv->ctl_ib_dec_req =
648                debugfs_create_u64("ib_rq_decrypted",
649                                   S_IRUSR | S_IRGRP | S_IROTH,
650                                   ctrlpriv->ctl, &perfmon->ib_dec_req);
651        ctrlpriv->ctl_ob_enc_bytes =
652                debugfs_create_u64("ob_bytes_encrypted",
653                                   S_IRUSR | S_IRGRP | S_IROTH,
654                                   ctrlpriv->ctl, &perfmon->ob_enc_bytes);
655        ctrlpriv->ctl_ob_prot_bytes =
656                debugfs_create_u64("ob_bytes_protected",
657                                   S_IRUSR | S_IRGRP | S_IROTH,
658                                   ctrlpriv->ctl, &perfmon->ob_prot_bytes);
659        ctrlpriv->ctl_ib_dec_bytes =
660                debugfs_create_u64("ib_bytes_decrypted",
661                                   S_IRUSR | S_IRGRP | S_IROTH,
662                                   ctrlpriv->ctl, &perfmon->ib_dec_bytes);
663        ctrlpriv->ctl_ib_valid_bytes =
664                debugfs_create_u64("ib_bytes_validated",
665                                   S_IRUSR | S_IRGRP | S_IROTH,
666                                   ctrlpriv->ctl, &perfmon->ib_valid_bytes);
667
668        /* Controller level - global status values */
669        ctrlpriv->ctl_faultaddr =
670                debugfs_create_u64("fault_addr",
671                                   S_IRUSR | S_IRGRP | S_IROTH,
672                                   ctrlpriv->ctl, &perfmon->faultaddr);
673        ctrlpriv->ctl_faultdetail =
674                debugfs_create_u32("fault_detail",
675                                   S_IRUSR | S_IRGRP | S_IROTH,
676                                   ctrlpriv->ctl, &perfmon->faultdetail);
677        ctrlpriv->ctl_faultstatus =
678                debugfs_create_u32("fault_status",
679                                   S_IRUSR | S_IRGRP | S_IROTH,
680                                   ctrlpriv->ctl, &perfmon->status);
681
682        /* Internal covering keys (useful in non-secure mode only) */
683        ctrlpriv->ctl_kek_wrap.data = &ctrlpriv->ctrl->kek[0];
684        ctrlpriv->ctl_kek_wrap.size = KEK_KEY_SIZE * sizeof(u32);
685        ctrlpriv->ctl_kek = debugfs_create_blob("kek",
686                                                S_IRUSR |
687                                                S_IRGRP | S_IROTH,
688                                                ctrlpriv->ctl,
689                                                &ctrlpriv->ctl_kek_wrap);
690
691        ctrlpriv->ctl_tkek_wrap.data = &ctrlpriv->ctrl->tkek[0];
692        ctrlpriv->ctl_tkek_wrap.size = KEK_KEY_SIZE * sizeof(u32);
693        ctrlpriv->ctl_tkek = debugfs_create_blob("tkek",
694                                                 S_IRUSR |
695                                                 S_IRGRP | S_IROTH,
696                                                 ctrlpriv->ctl,
697                                                 &ctrlpriv->ctl_tkek_wrap);
698
699        ctrlpriv->ctl_tdsk_wrap.data = &ctrlpriv->ctrl->tdsk[0];
700        ctrlpriv->ctl_tdsk_wrap.size = KEK_KEY_SIZE * sizeof(u32);
701        ctrlpriv->ctl_tdsk = debugfs_create_blob("tdsk",
702                                                 S_IRUSR |
703                                                 S_IRGRP | S_IROTH,
704                                                 ctrlpriv->ctl,
705                                                 &ctrlpriv->ctl_tdsk_wrap);
706#endif
707        return 0;
708}
709
710static struct of_device_id caam_match[] = {
711        {
712                .compatible = "fsl,sec-v4.0",
713        },
714        {
715                .compatible = "fsl,sec4.0",
716        },
717        {},
718};
719MODULE_DEVICE_TABLE(of, caam_match);
720
721static struct platform_driver caam_driver = {
722        .driver = {
723                .name = "caam",
724                .owner = THIS_MODULE,
725                .of_match_table = caam_match,
726        },
727        .probe       = caam_probe,
728        .remove      = caam_remove,
729};
730
731module_platform_driver(caam_driver);
732
733MODULE_LICENSE("GPL");
734MODULE_DESCRIPTION("FSL CAAM request backend");
735MODULE_AUTHOR("Freescale Semiconductor - NMG/STC");
Note: See TracBrowser for help on using the repository browser.