source: src/linux/universal/linux-3.18/drivers/net/ethernet/mellanox/mlx4/en_rx.c @ 31869

Last change on this file since 31869 was 31869, checked in by brainslayer, 2 months ago

update

File size: 32.2 KB
Line 
1/*
2 * Copyright (c) 2007 Mellanox Technologies. All rights reserved.
3 *
4 * This software is available to you under a choice of one of two
5 * licenses.  You may choose to be licensed under the terms of the GNU
6 * General Public License (GPL) Version 2, available from the file
7 * COPYING in the main directory of this source tree, or the
8 * OpenIB.org BSD license below:
9 *
10 *     Redistribution and use in source and binary forms, with or
11 *     without modification, are permitted provided that the following
12 *     conditions are met:
13 *
14 *      - Redistributions of source code must retain the above
15 *        copyright notice, this list of conditions and the following
16 *        disclaimer.
17 *
18 *      - Redistributions in binary form must reproduce the above
19 *        copyright notice, this list of conditions and the following
20 *        disclaimer in the documentation and/or other materials
21 *        provided with the distribution.
22 *
23 * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
24 * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
25 * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
26 * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
27 * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
28 * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
29 * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
30 * SOFTWARE.
31 *
32 */
33
34#include <net/busy_poll.h>
35#include <linux/mlx4/cq.h>
36#include <linux/slab.h>
37#include <linux/mlx4/qp.h>
38#include <linux/skbuff.h>
39#include <linux/rculist.h>
40#include <linux/if_ether.h>
41#include <linux/if_vlan.h>
42#include <linux/vmalloc.h>
43#include <linux/irq.h>
44
45#include "mlx4_en.h"
46
47static int mlx4_alloc_pages(struct mlx4_en_priv *priv,
48                            struct mlx4_en_rx_alloc *page_alloc,
49                            const struct mlx4_en_frag_info *frag_info,
50                            gfp_t _gfp)
51{
52        int order;
53        struct page *page;
54        dma_addr_t dma;
55
56        for (order = MLX4_EN_ALLOC_PREFER_ORDER; ;) {
57                gfp_t gfp = _gfp;
58
59                if (order)
60                        gfp |= __GFP_COMP | __GFP_NOWARN;
61                page = alloc_pages(gfp, order);
62                if (likely(page))
63                        break;
64                if (--order < 0 ||
65                    ((PAGE_SIZE << order) < frag_info->frag_size))
66                        return -ENOMEM;
67        }
68        dma = dma_map_page(priv->ddev, page, 0, PAGE_SIZE << order,
69                           PCI_DMA_FROMDEVICE);
70        if (dma_mapping_error(priv->ddev, dma)) {
71                put_page(page);
72                return -ENOMEM;
73        }
74        page_alloc->page_size = PAGE_SIZE << order;
75        page_alloc->page = page;
76        page_alloc->dma = dma;
77        page_alloc->page_offset = frag_info->frag_align;
78        /* Not doing get_page() for each frag is a big win
79         * on asymetric workloads. Note we can not use atomic_set().
80         */
81        atomic_add(page_alloc->page_size / frag_info->frag_stride - 1,
82                   &page->_count);
83        return 0;
84}
85
86static int mlx4_en_alloc_frags(struct mlx4_en_priv *priv,
87                               struct mlx4_en_rx_desc *rx_desc,
88                               struct mlx4_en_rx_alloc *frags,
89                               struct mlx4_en_rx_alloc *ring_alloc,
90                               gfp_t gfp)
91{
92        struct mlx4_en_rx_alloc page_alloc[MLX4_EN_MAX_RX_FRAGS];
93        const struct mlx4_en_frag_info *frag_info;
94        struct page *page;
95        dma_addr_t dma;
96        int i;
97
98        for (i = 0; i < priv->num_frags; i++) {
99                frag_info = &priv->frag_info[i];
100                page_alloc[i] = ring_alloc[i];
101                page_alloc[i].page_offset += frag_info->frag_stride;
102
103                if (page_alloc[i].page_offset + frag_info->frag_stride <=
104                    ring_alloc[i].page_size)
105                        continue;
106
107                if (mlx4_alloc_pages(priv, &page_alloc[i], frag_info, gfp))
108                        goto out;
109        }
110
111        for (i = 0; i < priv->num_frags; i++) {
112                frags[i] = ring_alloc[i];
113                dma = ring_alloc[i].dma + ring_alloc[i].page_offset;
114                ring_alloc[i] = page_alloc[i];
115                rx_desc->data[i].addr = cpu_to_be64(dma);
116        }
117
118        return 0;
119
120out:
121        while (i--) {
122                frag_info = &priv->frag_info[i];
123                if (page_alloc[i].page != ring_alloc[i].page) {
124                        dma_unmap_page(priv->ddev, page_alloc[i].dma,
125                                page_alloc[i].page_size, PCI_DMA_FROMDEVICE);
126                        page = page_alloc[i].page;
127                        atomic_set(&page->_count, 1);
128                        put_page(page);
129                }
130        }
131        return -ENOMEM;
132}
133
134static void mlx4_en_free_frag(struct mlx4_en_priv *priv,
135                              struct mlx4_en_rx_alloc *frags,
136                              int i)
137{
138        const struct mlx4_en_frag_info *frag_info = &priv->frag_info[i];
139        u32 next_frag_end = frags[i].page_offset + 2 * frag_info->frag_stride;
140
141
142        if (next_frag_end > frags[i].page_size)
143                dma_unmap_page(priv->ddev, frags[i].dma, frags[i].page_size,
144                               PCI_DMA_FROMDEVICE);
145
146        if (frags[i].page)
147                put_page(frags[i].page);
148}
149
150static int mlx4_en_init_allocator(struct mlx4_en_priv *priv,
151                                  struct mlx4_en_rx_ring *ring)
152{
153        int i;
154        struct mlx4_en_rx_alloc *page_alloc;
155
156        for (i = 0; i < priv->num_frags; i++) {
157                const struct mlx4_en_frag_info *frag_info = &priv->frag_info[i];
158
159                if (mlx4_alloc_pages(priv, &ring->page_alloc[i],
160                                     frag_info, GFP_KERNEL))
161                        goto out;
162        }
163        return 0;
164
165out:
166        while (i--) {
167                struct page *page;
168
169                page_alloc = &ring->page_alloc[i];
170                dma_unmap_page(priv->ddev, page_alloc->dma,
171                               page_alloc->page_size, PCI_DMA_FROMDEVICE);
172                page = page_alloc->page;
173                atomic_set(&page->_count, 1);
174                put_page(page);
175                page_alloc->page = NULL;
176        }
177        return -ENOMEM;
178}
179
180static void mlx4_en_destroy_allocator(struct mlx4_en_priv *priv,
181                                      struct mlx4_en_rx_ring *ring)
182{
183        struct mlx4_en_rx_alloc *page_alloc;
184        int i;
185
186        for (i = 0; i < priv->num_frags; i++) {
187                const struct mlx4_en_frag_info *frag_info = &priv->frag_info[i];
188
189                page_alloc = &ring->page_alloc[i];
190                en_dbg(DRV, priv, "Freeing allocator:%d count:%d\n",
191                       i, page_count(page_alloc->page));
192
193                dma_unmap_page(priv->ddev, page_alloc->dma,
194                                page_alloc->page_size, PCI_DMA_FROMDEVICE);
195                while (page_alloc->page_offset + frag_info->frag_stride <
196                       page_alloc->page_size) {
197                        put_page(page_alloc->page);
198                        page_alloc->page_offset += frag_info->frag_stride;
199                }
200                page_alloc->page = NULL;
201        }
202}
203
204static void mlx4_en_init_rx_desc(struct mlx4_en_priv *priv,
205                                 struct mlx4_en_rx_ring *ring, int index)
206{
207        struct mlx4_en_rx_desc *rx_desc = ring->buf + ring->stride * index;
208        int possible_frags;
209        int i;
210
211        /* Set size and memtype fields */
212        for (i = 0; i < priv->num_frags; i++) {
213                rx_desc->data[i].byte_count =
214                        cpu_to_be32(priv->frag_info[i].frag_size);
215                rx_desc->data[i].lkey = cpu_to_be32(priv->mdev->mr.key);
216        }
217
218        /* If the number of used fragments does not fill up the ring stride,
219         * remaining (unused) fragments must be padded with null address/size
220         * and a special memory key */
221        possible_frags = (ring->stride - sizeof(struct mlx4_en_rx_desc)) / DS_SIZE;
222        for (i = priv->num_frags; i < possible_frags; i++) {
223                rx_desc->data[i].byte_count = 0;
224                rx_desc->data[i].lkey = cpu_to_be32(MLX4_EN_MEMTYPE_PAD);
225                rx_desc->data[i].addr = 0;
226        }
227}
228
229static int mlx4_en_prepare_rx_desc(struct mlx4_en_priv *priv,
230                                   struct mlx4_en_rx_ring *ring, int index,
231                                   gfp_t gfp)
232{
233        struct mlx4_en_rx_desc *rx_desc = ring->buf + (index * ring->stride);
234        struct mlx4_en_rx_alloc *frags = ring->rx_info +
235                                        (index << priv->log_rx_info);
236
237        return mlx4_en_alloc_frags(priv, rx_desc, frags, ring->page_alloc, gfp);
238}
239
240static inline bool mlx4_en_is_ring_empty(struct mlx4_en_rx_ring *ring)
241{
242        BUG_ON((u32)(ring->prod - ring->cons) > ring->actual_size);
243        return ring->prod == ring->cons;
244}
245
246static inline void mlx4_en_update_rx_prod_db(struct mlx4_en_rx_ring *ring)
247{
248        *ring->wqres.db.db = cpu_to_be32(ring->prod & 0xffff);
249}
250
251static void mlx4_en_free_rx_desc(struct mlx4_en_priv *priv,
252                                 struct mlx4_en_rx_ring *ring,
253                                 int index)
254{
255        struct mlx4_en_rx_alloc *frags;
256        int nr;
257
258        frags = ring->rx_info + (index << priv->log_rx_info);
259        for (nr = 0; nr < priv->num_frags; nr++) {
260                en_dbg(DRV, priv, "Freeing fragment:%d\n", nr);
261                mlx4_en_free_frag(priv, frags, nr);
262        }
263}
264
265static int mlx4_en_fill_rx_buffers(struct mlx4_en_priv *priv)
266{
267        struct mlx4_en_rx_ring *ring;
268        int ring_ind;
269        int buf_ind;
270        int new_size;
271
272        for (buf_ind = 0; buf_ind < priv->prof->rx_ring_size; buf_ind++) {
273                for (ring_ind = 0; ring_ind < priv->rx_ring_num; ring_ind++) {
274                        ring = priv->rx_ring[ring_ind];
275
276                        if (mlx4_en_prepare_rx_desc(priv, ring,
277                                                    ring->actual_size,
278                                                    GFP_KERNEL)) {
279                                if (ring->actual_size < MLX4_EN_MIN_RX_SIZE) {
280                                        en_err(priv, "Failed to allocate enough rx buffers\n");
281                                        return -ENOMEM;
282                                } else {
283                                        new_size = rounddown_pow_of_two(ring->actual_size);
284                                        en_warn(priv, "Only %d buffers allocated reducing ring size to %d\n",
285                                                ring->actual_size, new_size);
286                                        goto reduce_rings;
287                                }
288                        }
289                        ring->actual_size++;
290                        ring->prod++;
291                }
292        }
293        return 0;
294
295reduce_rings:
296        for (ring_ind = 0; ring_ind < priv->rx_ring_num; ring_ind++) {
297                ring = priv->rx_ring[ring_ind];
298                while (ring->actual_size > new_size) {
299                        ring->actual_size--;
300                        ring->prod--;
301                        mlx4_en_free_rx_desc(priv, ring, ring->actual_size);
302                }
303        }
304
305        return 0;
306}
307
308static void mlx4_en_free_rx_buf(struct mlx4_en_priv *priv,
309                                struct mlx4_en_rx_ring *ring)
310{
311        int index;
312
313        en_dbg(DRV, priv, "Freeing Rx buf - cons:%d prod:%d\n",
314               ring->cons, ring->prod);
315
316        /* Unmap and free Rx buffers */
317        while (!mlx4_en_is_ring_empty(ring)) {
318                index = ring->cons & ring->size_mask;
319                en_dbg(DRV, priv, "Processing descriptor:%d\n", index);
320                mlx4_en_free_rx_desc(priv, ring, index);
321                ++ring->cons;
322        }
323}
324
325void mlx4_en_set_num_rx_rings(struct mlx4_en_dev *mdev)
326{
327        int i;
328        int num_of_eqs;
329        int num_rx_rings;
330        struct mlx4_dev *dev = mdev->dev;
331
332        mlx4_foreach_port(i, dev, MLX4_PORT_TYPE_ETH) {
333                if (!dev->caps.comp_pool)
334                        num_of_eqs = max_t(int, MIN_RX_RINGS,
335                                           min_t(int,
336                                                 dev->caps.num_comp_vectors,
337                                                 DEF_RX_RINGS));
338                else
339                        num_of_eqs = min_t(int, MAX_MSIX_P_PORT,
340                                           dev->caps.comp_pool/
341                                           dev->caps.num_ports) - 1;
342
343                num_rx_rings = mlx4_low_memory_profile() ? MIN_RX_RINGS :
344                        min_t(int, num_of_eqs,
345                              netif_get_num_default_rss_queues());
346                mdev->profile.prof[i].rx_ring_num =
347                        rounddown_pow_of_two(num_rx_rings);
348        }
349}
350
351int mlx4_en_create_rx_ring(struct mlx4_en_priv *priv,
352                           struct mlx4_en_rx_ring **pring,
353                           u32 size, u16 stride, int node)
354{
355        struct mlx4_en_dev *mdev = priv->mdev;
356        struct mlx4_en_rx_ring *ring;
357        int err = -ENOMEM;
358        int tmp;
359
360        ring = kzalloc_node(sizeof(*ring), GFP_KERNEL, node);
361        if (!ring) {
362                ring = kzalloc(sizeof(*ring), GFP_KERNEL);
363                if (!ring) {
364                        en_err(priv, "Failed to allocate RX ring structure\n");
365                        return -ENOMEM;
366                }
367        }
368
369        ring->prod = 0;
370        ring->cons = 0;
371        ring->size = size;
372        ring->size_mask = size - 1;
373        ring->stride = stride;
374        ring->log_stride = ffs(ring->stride) - 1;
375        ring->buf_size = ring->size * ring->stride + TXBB_SIZE;
376
377        tmp = size * roundup_pow_of_two(MLX4_EN_MAX_RX_FRAGS *
378                                        sizeof(struct mlx4_en_rx_alloc));
379        ring->rx_info = vmalloc_node(tmp, node);
380        if (!ring->rx_info) {
381                ring->rx_info = vmalloc(tmp);
382                if (!ring->rx_info) {
383                        err = -ENOMEM;
384                        goto err_ring;
385                }
386        }
387
388        en_dbg(DRV, priv, "Allocated rx_info ring at addr:%p size:%d\n",
389                 ring->rx_info, tmp);
390
391        /* Allocate HW buffers on provided NUMA node */
392        set_dev_node(&mdev->dev->pdev->dev, node);
393        err = mlx4_alloc_hwq_res(mdev->dev, &ring->wqres,
394                                 ring->buf_size, 2 * PAGE_SIZE);
395        set_dev_node(&mdev->dev->pdev->dev, mdev->dev->numa_node);
396        if (err)
397                goto err_info;
398
399        err = mlx4_en_map_buffer(&ring->wqres.buf);
400        if (err) {
401                en_err(priv, "Failed to map RX buffer\n");
402                goto err_hwq;
403        }
404        ring->buf = ring->wqres.buf.direct.buf;
405
406        ring->hwtstamp_rx_filter = priv->hwtstamp_config.rx_filter;
407
408        *pring = ring;
409        return 0;
410
411err_hwq:
412        mlx4_free_hwq_res(mdev->dev, &ring->wqres, ring->buf_size);
413err_info:
414        vfree(ring->rx_info);
415        ring->rx_info = NULL;
416err_ring:
417        kfree(ring);
418        *pring = NULL;
419
420        return err;
421}
422
423int mlx4_en_activate_rx_rings(struct mlx4_en_priv *priv)
424{
425        struct mlx4_en_rx_ring *ring;
426        int i;
427        int ring_ind;
428        int err;
429        int stride = roundup_pow_of_two(sizeof(struct mlx4_en_rx_desc) +
430                                        DS_SIZE * priv->num_frags);
431
432        for (ring_ind = 0; ring_ind < priv->rx_ring_num; ring_ind++) {
433                ring = priv->rx_ring[ring_ind];
434
435                ring->prod = 0;
436                ring->cons = 0;
437                ring->actual_size = 0;
438                ring->cqn = priv->rx_cq[ring_ind]->mcq.cqn;
439
440                ring->stride = stride;
441                if (ring->stride <= TXBB_SIZE) {
442                        /* Stamp first unused send wqe */
443                        __be32 *ptr = (__be32 *)ring->buf;
444                        __be32 stamp = cpu_to_be32(1 << STAMP_SHIFT);
445                        *ptr = stamp;
446                        /* Move pointer to start of rx section */
447                        ring->buf += TXBB_SIZE;
448                }
449
450                ring->log_stride = ffs(ring->stride) - 1;
451                ring->buf_size = ring->size * ring->stride;
452
453                memset(ring->buf, 0, ring->buf_size);
454                mlx4_en_update_rx_prod_db(ring);
455
456                /* Initialize all descriptors */
457                for (i = 0; i < ring->size; i++)
458                        mlx4_en_init_rx_desc(priv, ring, i);
459
460                /* Initialize page allocators */
461                err = mlx4_en_init_allocator(priv, ring);
462                if (err) {
463                        en_err(priv, "Failed initializing ring allocator\n");
464                        if (ring->stride <= TXBB_SIZE)
465                                ring->buf -= TXBB_SIZE;
466                        ring_ind--;
467                        goto err_allocator;
468                }
469        }
470        err = mlx4_en_fill_rx_buffers(priv);
471        if (err)
472                goto err_buffers;
473
474        for (ring_ind = 0; ring_ind < priv->rx_ring_num; ring_ind++) {
475                ring = priv->rx_ring[ring_ind];
476
477                ring->size_mask = ring->actual_size - 1;
478                mlx4_en_update_rx_prod_db(ring);
479        }
480
481        return 0;
482
483err_buffers:
484        for (ring_ind = 0; ring_ind < priv->rx_ring_num; ring_ind++)
485                mlx4_en_free_rx_buf(priv, priv->rx_ring[ring_ind]);
486
487        ring_ind = priv->rx_ring_num - 1;
488err_allocator:
489        while (ring_ind >= 0) {
490                if (priv->rx_ring[ring_ind]->stride <= TXBB_SIZE)
491                        priv->rx_ring[ring_ind]->buf -= TXBB_SIZE;
492                mlx4_en_destroy_allocator(priv, priv->rx_ring[ring_ind]);
493                ring_ind--;
494        }
495        return err;
496}
497
498/* We recover from out of memory by scheduling our napi poll
499 * function (mlx4_en_process_cq), which tries to allocate
500 * all missing RX buffers (call to mlx4_en_refill_rx_buffers).
501 */
502void mlx4_en_recover_from_oom(struct mlx4_en_priv *priv)
503{
504        int ring;
505
506        if (!priv->port_up)
507                return;
508
509        for (ring = 0; ring < priv->rx_ring_num; ring++) {
510                if (mlx4_en_is_ring_empty(priv->rx_ring[ring])) {
511                        local_bh_disable();
512                        napi_reschedule(&priv->rx_cq[ring]->napi);
513                        local_bh_enable();
514                }
515        }
516}
517
518void mlx4_en_destroy_rx_ring(struct mlx4_en_priv *priv,
519                             struct mlx4_en_rx_ring **pring,
520                             u32 size, u16 stride)
521{
522        struct mlx4_en_dev *mdev = priv->mdev;
523        struct mlx4_en_rx_ring *ring = *pring;
524
525        mlx4_en_unmap_buffer(&ring->wqres.buf);
526        mlx4_free_hwq_res(mdev->dev, &ring->wqres, size * stride + TXBB_SIZE);
527        vfree(ring->rx_info);
528        ring->rx_info = NULL;
529        kfree(ring);
530        *pring = NULL;
531#ifdef CONFIG_RFS_ACCEL
532        mlx4_en_cleanup_filters(priv);
533#endif
534}
535
536void mlx4_en_deactivate_rx_ring(struct mlx4_en_priv *priv,
537                                struct mlx4_en_rx_ring *ring)
538{
539        mlx4_en_free_rx_buf(priv, ring);
540        if (ring->stride <= TXBB_SIZE)
541                ring->buf -= TXBB_SIZE;
542        mlx4_en_destroy_allocator(priv, ring);
543}
544
545
546static int mlx4_en_complete_rx_desc(struct mlx4_en_priv *priv,
547                                    struct mlx4_en_rx_desc *rx_desc,
548                                    struct mlx4_en_rx_alloc *frags,
549                                    struct sk_buff *skb,
550                                    int length)
551{
552        struct skb_frag_struct *skb_frags_rx = skb_shinfo(skb)->frags;
553        struct mlx4_en_frag_info *frag_info;
554        int nr;
555        dma_addr_t dma;
556
557        /* Collect used fragments while replacing them in the HW descriptors */
558        for (nr = 0; nr < priv->num_frags; nr++) {
559                frag_info = &priv->frag_info[nr];
560                if (length <= frag_info->frag_prefix_size)
561                        break;
562                if (!frags[nr].page)
563                        goto fail;
564
565                dma = be64_to_cpu(rx_desc->data[nr].addr);
566                dma_sync_single_for_cpu(priv->ddev, dma, frag_info->frag_size,
567                                        DMA_FROM_DEVICE);
568
569                /* Save page reference in skb */
570                __skb_frag_set_page(&skb_frags_rx[nr], frags[nr].page);
571                skb_frag_size_set(&skb_frags_rx[nr], frag_info->frag_size);
572                skb_frags_rx[nr].page_offset = frags[nr].page_offset;
573                skb->truesize += frag_info->frag_stride;
574                frags[nr].page = NULL;
575        }
576        /* Adjust size of last fragment to match actual length */
577        if (nr > 0)
578                skb_frag_size_set(&skb_frags_rx[nr - 1],
579                        length - priv->frag_info[nr - 1].frag_prefix_size);
580        return nr;
581
582fail:
583        while (nr > 0) {
584                nr--;
585                __skb_frag_unref(&skb_frags_rx[nr]);
586        }
587        return 0;
588}
589
590
591static struct sk_buff *mlx4_en_rx_skb(struct mlx4_en_priv *priv,
592                                      struct mlx4_en_rx_desc *rx_desc,
593                                      struct mlx4_en_rx_alloc *frags,
594                                      unsigned int length)
595{
596        struct sk_buff *skb;
597        void *va;
598        int used_frags;
599        dma_addr_t dma;
600
601        skb = netdev_alloc_skb(priv->dev, SMALL_PACKET_SIZE + NET_IP_ALIGN);
602        if (!skb) {
603                en_dbg(RX_ERR, priv, "Failed allocating skb\n");
604                return NULL;
605        }
606        skb_reserve(skb, NET_IP_ALIGN);
607        skb->len = length;
608
609        /* Get pointer to first fragment so we could copy the headers into the
610         * (linear part of the) skb */
611        va = page_address(frags[0].page) + frags[0].page_offset;
612
613        if (length <= SMALL_PACKET_SIZE) {
614                /* We are copying all relevant data to the skb - temporarily
615                 * sync buffers for the copy */
616                dma = be64_to_cpu(rx_desc->data[0].addr);
617                dma_sync_single_for_cpu(priv->ddev, dma, length,
618                                        DMA_FROM_DEVICE);
619                skb_copy_to_linear_data(skb, va, length);
620                skb->tail += length;
621        } else {
622                unsigned int pull_len;
623
624                /* Move relevant fragments to skb */
625                used_frags = mlx4_en_complete_rx_desc(priv, rx_desc, frags,
626                                                        skb, length);
627                if (unlikely(!used_frags)) {
628                        kfree_skb(skb);
629                        return NULL;
630                }
631                skb_shinfo(skb)->nr_frags = used_frags;
632
633                pull_len = eth_get_headlen(va, SMALL_PACKET_SIZE);
634                /* Copy headers into the skb linear buffer */
635                memcpy(skb->data, va, pull_len);
636                skb->tail += pull_len;
637
638                /* Skip headers in first fragment */
639                skb_shinfo(skb)->frags[0].page_offset += pull_len;
640
641                /* Adjust size of first fragment */
642                skb_frag_size_sub(&skb_shinfo(skb)->frags[0], pull_len);
643                skb->data_len = length - pull_len;
644        }
645        return skb;
646}
647
648static void validate_loopback(struct mlx4_en_priv *priv, struct sk_buff *skb)
649{
650        int i;
651        int offset = ETH_HLEN;
652
653        for (i = 0; i < MLX4_LOOPBACK_TEST_PAYLOAD; i++, offset++) {
654                if (*(skb->data + offset) != (unsigned char) (i & 0xff))
655                        goto out_loopback;
656        }
657        /* Loopback found */
658        priv->loopback_ok = 1;
659
660out_loopback:
661        dev_kfree_skb_any(skb);
662}
663
664static void mlx4_en_refill_rx_buffers(struct mlx4_en_priv *priv,
665                                     struct mlx4_en_rx_ring *ring)
666{
667        int index = ring->prod & ring->size_mask;
668
669        while ((u32) (ring->prod - ring->cons) < ring->actual_size) {
670                if (mlx4_en_prepare_rx_desc(priv, ring, index, GFP_ATOMIC))
671                        break;
672                ring->prod++;
673                index = ring->prod & ring->size_mask;
674        }
675}
676
677int mlx4_en_process_rx_cq(struct net_device *dev, struct mlx4_en_cq *cq, int budget)
678{
679        struct mlx4_en_priv *priv = netdev_priv(dev);
680        struct mlx4_en_dev *mdev = priv->mdev;
681        struct mlx4_cqe *cqe;
682        struct mlx4_en_rx_ring *ring = priv->rx_ring[cq->ring];
683        struct mlx4_en_rx_alloc *frags;
684        struct mlx4_en_rx_desc *rx_desc;
685        struct sk_buff *skb;
686        int index;
687        int nr;
688        unsigned int length;
689        int polled = 0;
690        int ip_summed;
691        int factor = priv->cqe_factor;
692        u64 timestamp;
693        bool l2_tunnel;
694
695        if (!priv->port_up)
696                return 0;
697
698        if (budget <= 0)
699                return polled;
700
701        /* We assume a 1:1 mapping between CQEs and Rx descriptors, so Rx
702         * descriptor offset can be deduced from the CQE index instead of
703         * reading 'cqe->index' */
704        index = cq->mcq.cons_index & ring->size_mask;
705        cqe = mlx4_en_get_cqe(cq->buf, index, priv->cqe_size) + factor;
706
707        /* Process all completed CQEs */
708        while (XNOR(cqe->owner_sr_opcode & MLX4_CQE_OWNER_MASK,
709                    cq->mcq.cons_index & cq->size)) {
710
711                frags = ring->rx_info + (index << priv->log_rx_info);
712                rx_desc = ring->buf + (index << ring->log_stride);
713
714                /*
715                 * make sure we read the CQE after we read the ownership bit
716                 */
717                rmb();
718
719                /* Drop packet on bad receive or bad checksum */
720                if (unlikely((cqe->owner_sr_opcode & MLX4_CQE_OPCODE_MASK) ==
721                                                MLX4_CQE_OPCODE_ERROR)) {
722                        en_err(priv, "CQE completed in error - vendor syndrom:%d syndrom:%d\n",
723                               ((struct mlx4_err_cqe *)cqe)->vendor_err_syndrome,
724                               ((struct mlx4_err_cqe *)cqe)->syndrome);
725                        goto next;
726                }
727                if (unlikely(cqe->badfcs_enc & MLX4_CQE_BAD_FCS)) {
728                        en_dbg(RX_ERR, priv, "Accepted frame with bad FCS\n");
729                        goto next;
730                }
731
732                /* Check if we need to drop the packet if SRIOV is not enabled
733                 * and not performing the selftest or flb disabled
734                 */
735                if (priv->flags & MLX4_EN_FLAG_RX_FILTER_NEEDED) {
736                        struct ethhdr *ethh;
737                        dma_addr_t dma;
738                        /* Get pointer to first fragment since we haven't
739                         * skb yet and cast it to ethhdr struct
740                         */
741                        dma = be64_to_cpu(rx_desc->data[0].addr);
742                        dma_sync_single_for_cpu(priv->ddev, dma, sizeof(*ethh),
743                                                DMA_FROM_DEVICE);
744                        ethh = (struct ethhdr *)(page_address(frags[0].page) +
745                                                 frags[0].page_offset);
746
747                        if (is_multicast_ether_addr(ethh->h_dest)) {
748                                struct mlx4_mac_entry *entry;
749                                struct hlist_head *bucket;
750                                unsigned int mac_hash;
751
752                                /* Drop the packet, since HW loopback-ed it */
753                                mac_hash = ethh->h_source[MLX4_EN_MAC_HASH_IDX];
754                                bucket = &priv->mac_hash[mac_hash];
755                                rcu_read_lock();
756                                hlist_for_each_entry_rcu(entry, bucket, hlist) {
757                                        if (ether_addr_equal_64bits(entry->mac,
758                                                                    ethh->h_source)) {
759                                                rcu_read_unlock();
760                                                goto next;
761                                        }
762                                }
763                                rcu_read_unlock();
764                        }
765                }
766
767                /*
768                 * Packet is OK - process it.
769                 */
770                length = be32_to_cpu(cqe->byte_cnt);
771                length -= ring->fcs_del;
772                ring->bytes += length;
773                ring->packets++;
774                l2_tunnel = (dev->hw_enc_features & NETIF_F_RXCSUM) &&
775                        (cqe->vlan_my_qpn & cpu_to_be32(MLX4_CQE_L2_TUNNEL));
776
777                if (likely(dev->features & NETIF_F_RXCSUM)) {
778                        if ((cqe->status & cpu_to_be16(MLX4_CQE_STATUS_IPOK)) &&
779                            (cqe->checksum == cpu_to_be16(0xffff))) {
780                                ring->csum_ok++;
781                                /* This packet is eligible for GRO if it is:
782                                 * - DIX Ethernet (type interpretation)
783                                 * - TCP/IP (v4)
784                                 * - without IP options
785                                 * - not an IP fragment
786                                 * - no LLS polling in progress
787                                 */
788                                if (!mlx4_en_cq_busy_polling(cq) &&
789                                    (dev->features & NETIF_F_GRO)) {
790                                        struct sk_buff *gro_skb = napi_get_frags(&cq->napi);
791                                        if (!gro_skb)
792                                                goto next;
793
794                                        nr = mlx4_en_complete_rx_desc(priv,
795                                                rx_desc, frags, gro_skb,
796                                                length);
797                                        if (!nr)
798                                                goto next;
799
800                                        skb_shinfo(gro_skb)->nr_frags = nr;
801                                        gro_skb->len = length;
802                                        gro_skb->data_len = length;
803                                        gro_skb->ip_summed = CHECKSUM_UNNECESSARY;
804
805                                        if (l2_tunnel)
806                                                gro_skb->csum_level = 1;
807                                        if ((cqe->vlan_my_qpn &
808                                            cpu_to_be32(MLX4_CQE_VLAN_PRESENT_MASK)) &&
809                                            (dev->features & NETIF_F_HW_VLAN_CTAG_RX)) {
810                                                u16 vid = be16_to_cpu(cqe->sl_vid);
811
812                                                __vlan_hwaccel_put_tag(gro_skb, htons(ETH_P_8021Q), vid);
813                                        }
814
815                                        if (dev->features & NETIF_F_RXHASH)
816                                                skb_set_hash(gro_skb,
817                                                             be32_to_cpu(cqe->immed_rss_invalid),
818                                                             PKT_HASH_TYPE_L3);
819
820                                        skb_record_rx_queue(gro_skb, cq->ring);
821                                        skb_mark_napi_id(gro_skb, &cq->napi);
822
823                                        if (ring->hwtstamp_rx_filter == HWTSTAMP_FILTER_ALL) {
824                                                timestamp = mlx4_en_get_cqe_ts(cqe);
825                                                mlx4_en_fill_hwtstamps(mdev,
826                                                                       skb_hwtstamps(gro_skb),
827                                                                       timestamp);
828                                        }
829
830                                        napi_gro_frags(&cq->napi);
831                                        goto next;
832                                }
833
834                                /* GRO not possible, complete processing here */
835                                ip_summed = CHECKSUM_UNNECESSARY;
836                        } else {
837                                ip_summed = CHECKSUM_NONE;
838                                ring->csum_none++;
839                        }
840                } else {
841                        ip_summed = CHECKSUM_NONE;
842                        ring->csum_none++;
843                }
844
845                skb = mlx4_en_rx_skb(priv, rx_desc, frags, length);
846                if (!skb) {
847                        priv->stats.rx_dropped++;
848                        goto next;
849                }
850
851                if (unlikely(priv->validate_loopback)) {
852                        validate_loopback(priv, skb);
853                        goto next;
854                }
855
856                skb->ip_summed = ip_summed;
857                skb->protocol = eth_type_trans(skb, dev);
858                skb_record_rx_queue(skb, cq->ring);
859
860                if (l2_tunnel && ip_summed == CHECKSUM_UNNECESSARY)
861                        skb->csum_level = 1;
862
863                if (dev->features & NETIF_F_RXHASH)
864                        skb_set_hash(skb,
865                                     be32_to_cpu(cqe->immed_rss_invalid),
866                                     PKT_HASH_TYPE_L3);
867
868                if ((be32_to_cpu(cqe->vlan_my_qpn) &
869                    MLX4_CQE_VLAN_PRESENT_MASK) &&
870                    (dev->features & NETIF_F_HW_VLAN_CTAG_RX))
871                        __vlan_hwaccel_put_tag(skb, htons(ETH_P_8021Q), be16_to_cpu(cqe->sl_vid));
872
873                if (ring->hwtstamp_rx_filter == HWTSTAMP_FILTER_ALL) {
874                        timestamp = mlx4_en_get_cqe_ts(cqe);
875                        mlx4_en_fill_hwtstamps(mdev, skb_hwtstamps(skb),
876                                               timestamp);
877                }
878
879                skb_mark_napi_id(skb, &cq->napi);
880
881                if (!mlx4_en_cq_busy_polling(cq))
882                        napi_gro_receive(&cq->napi, skb);
883                else
884                        netif_receive_skb(skb);
885
886next:
887                for (nr = 0; nr < priv->num_frags; nr++)
888                        mlx4_en_free_frag(priv, frags, nr);
889
890                ++cq->mcq.cons_index;
891                index = (cq->mcq.cons_index) & ring->size_mask;
892                cqe = mlx4_en_get_cqe(cq->buf, index, priv->cqe_size) + factor;
893                if (++polled == budget)
894                        goto out;
895        }
896
897out:
898        AVG_PERF_COUNTER(priv->pstats.rx_coal_avg, polled);
899        mlx4_cq_set_ci(&cq->mcq);
900        wmb(); /* ensure HW sees CQ consumer before we post new buffers */
901        ring->cons = cq->mcq.cons_index;
902        mlx4_en_refill_rx_buffers(priv, ring);
903        mlx4_en_update_rx_prod_db(ring);
904        return polled;
905}
906
907
908void mlx4_en_rx_irq(struct mlx4_cq *mcq)
909{
910        struct mlx4_en_cq *cq = container_of(mcq, struct mlx4_en_cq, mcq);
911        struct mlx4_en_priv *priv = netdev_priv(cq->dev);
912
913        if (priv->port_up)
914                napi_schedule(&cq->napi);
915        else
916                mlx4_en_arm_cq(priv, cq);
917}
918
919/* Rx CQ polling - called by NAPI */
920int mlx4_en_poll_rx_cq(struct napi_struct *napi, int budget)
921{
922        struct mlx4_en_cq *cq = container_of(napi, struct mlx4_en_cq, napi);
923        struct net_device *dev = cq->dev;
924        struct mlx4_en_priv *priv = netdev_priv(dev);
925        int done;
926
927        if (!mlx4_en_cq_lock_napi(cq))
928                return budget;
929
930        done = mlx4_en_process_rx_cq(dev, cq, budget);
931
932        mlx4_en_cq_unlock_napi(cq);
933
934        /* If we used up all the quota - we're probably not done yet... */
935        if (done == budget) {
936                int cpu_curr;
937                const struct cpumask *aff;
938
939                INC_PERF_COUNTER(priv->pstats.napi_quota);
940
941                cpu_curr = smp_processor_id();
942                aff = irq_desc_get_irq_data(cq->irq_desc)->affinity;
943
944                if (unlikely(!cpumask_test_cpu(cpu_curr, aff))) {
945                        /* Current cpu is not according to smp_irq_affinity -
946                         * probably affinity changed. need to stop this NAPI
947                         * poll, and restart it on the right CPU
948                         */
949                        napi_complete(napi);
950                        mlx4_en_arm_cq(priv, cq);
951                        return 0;
952                }
953        } else {
954                /* Done for now */
955                napi_complete(napi);
956                mlx4_en_arm_cq(priv, cq);
957        }
958        return done;
959}
960
961static const int frag_sizes[] = {
962        FRAG_SZ0,
963        FRAG_SZ1,
964        FRAG_SZ2,
965        FRAG_SZ3
966};
967
968void mlx4_en_calc_rx_buf(struct net_device *dev)
969{
970        struct mlx4_en_priv *priv = netdev_priv(dev);
971        int eff_mtu = dev->mtu + ETH_HLEN + VLAN_HLEN;
972        int buf_size = 0;
973        int i = 0;
974
975        while (buf_size < eff_mtu) {
976                priv->frag_info[i].frag_size =
977                        (eff_mtu > buf_size + frag_sizes[i]) ?
978                                frag_sizes[i] : eff_mtu - buf_size;
979                priv->frag_info[i].frag_prefix_size = buf_size;
980                if (!i) {
981                        priv->frag_info[i].frag_align = NET_IP_ALIGN;
982                        priv->frag_info[i].frag_stride =
983                                ALIGN(frag_sizes[i] + NET_IP_ALIGN, SMP_CACHE_BYTES);
984                } else {
985                        priv->frag_info[i].frag_align = 0;
986                        priv->frag_info[i].frag_stride =
987                                ALIGN(frag_sizes[i], SMP_CACHE_BYTES);
988                }
989                buf_size += priv->frag_info[i].frag_size;
990                i++;
991        }
992
993        priv->num_frags = i;
994        priv->rx_skb_size = eff_mtu;
995        priv->log_rx_info = ROUNDUP_LOG2(i * sizeof(struct mlx4_en_rx_alloc));
996
997        en_dbg(DRV, priv, "Rx buffer scatter-list (effective-mtu:%d num_frags:%d):\n",
998               eff_mtu, priv->num_frags);
999        for (i = 0; i < priv->num_frags; i++) {
1000                en_err(priv,
1001                       "  frag:%d - size:%d prefix:%d align:%d stride:%d\n",
1002                       i,
1003                       priv->frag_info[i].frag_size,
1004                       priv->frag_info[i].frag_prefix_size,
1005                       priv->frag_info[i].frag_align,
1006                       priv->frag_info[i].frag_stride);
1007        }
1008}
1009
1010/* RSS related functions */
1011
1012static int mlx4_en_config_rss_qp(struct mlx4_en_priv *priv, int qpn,
1013                                 struct mlx4_en_rx_ring *ring,
1014                                 enum mlx4_qp_state *state,
1015                                 struct mlx4_qp *qp)
1016{
1017        struct mlx4_en_dev *mdev = priv->mdev;
1018        struct mlx4_qp_context *context;
1019        int err = 0;
1020
1021        context = kmalloc(sizeof(*context), GFP_KERNEL);
1022        if (!context)
1023                return -ENOMEM;
1024
1025        err = mlx4_qp_alloc(mdev->dev, qpn, qp, GFP_KERNEL);
1026        if (err) {
1027                en_err(priv, "Failed to allocate qp #%x\n", qpn);
1028                goto out;
1029        }
1030        qp->event = mlx4_en_sqp_event;
1031
1032        memset(context, 0, sizeof *context);
1033        mlx4_en_fill_qp_context(priv, ring->actual_size, ring->stride, 0, 0,
1034                                qpn, ring->cqn, -1, context);
1035        context->db_rec_addr = cpu_to_be64(ring->wqres.db.dma);
1036
1037        /* Cancel FCS removal if FW allows */
1038        if (mdev->dev->caps.flags & MLX4_DEV_CAP_FLAG_FCS_KEEP) {
1039                context->param3 |= cpu_to_be32(1 << 29);
1040                ring->fcs_del = ETH_FCS_LEN;
1041        } else
1042                ring->fcs_del = 0;
1043
1044        err = mlx4_qp_to_ready(mdev->dev, &ring->wqres.mtt, context, qp, state);
1045        if (err) {
1046                mlx4_qp_remove(mdev->dev, qp);
1047                mlx4_qp_free(mdev->dev, qp);
1048        }
1049        mlx4_en_update_rx_prod_db(ring);
1050out:
1051        kfree(context);
1052        return err;
1053}
1054
1055int mlx4_en_create_drop_qp(struct mlx4_en_priv *priv)
1056{
1057        int err;
1058        u32 qpn;
1059
1060        err = mlx4_qp_reserve_range(priv->mdev->dev, 1, 1, &qpn);
1061        if (err) {
1062                en_err(priv, "Failed reserving drop qpn\n");
1063                return err;
1064        }
1065        err = mlx4_qp_alloc(priv->mdev->dev, qpn, &priv->drop_qp, GFP_KERNEL);
1066        if (err) {
1067                en_err(priv, "Failed allocating drop qp\n");
1068                mlx4_qp_release_range(priv->mdev->dev, qpn, 1);
1069                return err;
1070        }
1071
1072        return 0;
1073}
1074
1075void mlx4_en_destroy_drop_qp(struct mlx4_en_priv *priv)
1076{
1077        u32 qpn;
1078
1079        qpn = priv->drop_qp.qpn;
1080        mlx4_qp_remove(priv->mdev->dev, &priv->drop_qp);
1081        mlx4_qp_free(priv->mdev->dev, &priv->drop_qp);
1082        mlx4_qp_release_range(priv->mdev->dev, qpn, 1);
1083}
1084
1085/* Allocate rx qp's and configure them according to rss map */
1086int mlx4_en_config_rss_steer(struct mlx4_en_priv *priv)
1087{
1088        struct mlx4_en_dev *mdev = priv->mdev;
1089        struct mlx4_en_rss_map *rss_map = &priv->rss_map;
1090        struct mlx4_qp_context context;
1091        struct mlx4_rss_context *rss_context;
1092        int rss_rings;
1093        void *ptr;
1094        u8 rss_mask = (MLX4_RSS_IPV4 | MLX4_RSS_TCP_IPV4 | MLX4_RSS_IPV6 |
1095                        MLX4_RSS_TCP_IPV6);
1096        int i, qpn;
1097        int err = 0;
1098        int good_qps = 0;
1099        static const u32 rsskey[10] = { 0xD181C62C, 0xF7F4DB5B, 0x1983A2FC,
1100                                0x943E1ADB, 0xD9389E6B, 0xD1039C2C, 0xA74499AD,
1101                                0x593D56D9, 0xF3253C06, 0x2ADC1FFC};
1102
1103        en_dbg(DRV, priv, "Configuring rss steering\n");
1104        err = mlx4_qp_reserve_range(mdev->dev, priv->rx_ring_num,
1105                                    priv->rx_ring_num,
1106                                    &rss_map->base_qpn);
1107        if (err) {
1108                en_err(priv, "Failed reserving %d qps\n", priv->rx_ring_num);
1109                return err;
1110        }
1111
1112        for (i = 0; i < priv->rx_ring_num; i++) {
1113                qpn = rss_map->base_qpn + i;
1114                err = mlx4_en_config_rss_qp(priv, qpn, priv->rx_ring[i],
1115                                            &rss_map->state[i],
1116                                            &rss_map->qps[i]);
1117                if (err)
1118                        goto rss_err;
1119
1120                ++good_qps;
1121        }
1122
1123        /* Configure RSS indirection qp */
1124        err = mlx4_qp_alloc(mdev->dev, priv->base_qpn, &rss_map->indir_qp, GFP_KERNEL);
1125        if (err) {
1126                en_err(priv, "Failed to allocate RSS indirection QP\n");
1127                goto rss_err;
1128        }
1129        rss_map->indir_qp.event = mlx4_en_sqp_event;
1130        mlx4_en_fill_qp_context(priv, 0, 0, 0, 1, priv->base_qpn,
1131                                priv->rx_ring[0]->cqn, -1, &context);
1132
1133        if (!priv->prof->rss_rings || priv->prof->rss_rings > priv->rx_ring_num)
1134                rss_rings = priv->rx_ring_num;
1135        else
1136                rss_rings = priv->prof->rss_rings;
1137
1138        ptr = ((void *) &context) + offsetof(struct mlx4_qp_context, pri_path)
1139                                        + MLX4_RSS_OFFSET_IN_QPC_PRI_PATH;
1140        rss_context = ptr;
1141        rss_context->base_qpn = cpu_to_be32(ilog2(rss_rings) << 24 |
1142                                            (rss_map->base_qpn));
1143        rss_context->default_qpn = cpu_to_be32(rss_map->base_qpn);
1144        if (priv->mdev->profile.udp_rss) {
1145                rss_mask |=  MLX4_RSS_UDP_IPV4 | MLX4_RSS_UDP_IPV6;
1146                rss_context->base_qpn_udp = rss_context->default_qpn;
1147        }
1148
1149        if (mdev->dev->caps.tunnel_offload_mode == MLX4_TUNNEL_OFFLOAD_MODE_VXLAN) {
1150                en_info(priv, "Setting RSS context tunnel type to RSS on inner headers\n");
1151                rss_mask |= MLX4_RSS_BY_INNER_HEADERS;
1152        }
1153
1154        rss_context->flags = rss_mask;
1155        rss_context->hash_fn = MLX4_RSS_HASH_TOP;
1156        for (i = 0; i < 10; i++)
1157                rss_context->rss_key[i] = cpu_to_be32(rsskey[i]);
1158
1159        err = mlx4_qp_to_ready(mdev->dev, &priv->res.mtt, &context,
1160                               &rss_map->indir_qp, &rss_map->indir_state);
1161        if (err)
1162                goto indir_err;
1163
1164        return 0;
1165
1166indir_err:
1167        mlx4_qp_modify(mdev->dev, NULL, rss_map->indir_state,
1168                       MLX4_QP_STATE_RST, NULL, 0, 0, &rss_map->indir_qp);
1169        mlx4_qp_remove(mdev->dev, &rss_map->indir_qp);
1170        mlx4_qp_free(mdev->dev, &rss_map->indir_qp);
1171rss_err:
1172        for (i = 0; i < good_qps; i++) {
1173                mlx4_qp_modify(mdev->dev, NULL, rss_map->state[i],
1174                               MLX4_QP_STATE_RST, NULL, 0, 0, &rss_map->qps[i]);
1175                mlx4_qp_remove(mdev->dev, &rss_map->qps[i]);
1176                mlx4_qp_free(mdev->dev, &rss_map->qps[i]);
1177        }
1178        mlx4_qp_release_range(mdev->dev, rss_map->base_qpn, priv->rx_ring_num);
1179        return err;
1180}
1181
1182void mlx4_en_release_rss_steer(struct mlx4_en_priv *priv)
1183{
1184        struct mlx4_en_dev *mdev = priv->mdev;
1185        struct mlx4_en_rss_map *rss_map = &priv->rss_map;
1186        int i;
1187
1188        mlx4_qp_modify(mdev->dev, NULL, rss_map->indir_state,
1189                       MLX4_QP_STATE_RST, NULL, 0, 0, &rss_map->indir_qp);
1190        mlx4_qp_remove(mdev->dev, &rss_map->indir_qp);
1191        mlx4_qp_free(mdev->dev, &rss_map->indir_qp);
1192
1193        for (i = 0; i < priv->rx_ring_num; i++) {
1194                mlx4_qp_modify(mdev->dev, NULL, rss_map->state[i],
1195                               MLX4_QP_STATE_RST, NULL, 0, 0, &rss_map->qps[i]);
1196                mlx4_qp_remove(mdev->dev, &rss_map->qps[i]);
1197                mlx4_qp_free(mdev->dev, &rss_map->qps[i]);
1198        }
1199        mlx4_qp_release_range(mdev->dev, rss_map->base_qpn, priv->rx_ring_num);
1200}
Note: See TracBrowser for help on using the repository browser.