source: src/linux/universal/linux-3.18/drivers/tty/serial/atmel_serial.c @ 31885

Last change on this file since 31885 was 31885, checked in by brainslayer, 4 months ago

update

File size: 66.9 KB
Line 
1/*
2 *  Driver for Atmel AT91 / AT32 Serial ports
3 *  Copyright (C) 2003 Rick Bronson
4 *
5 *  Based on drivers/char/serial_sa1100.c, by Deep Blue Solutions Ltd.
6 *  Based on drivers/char/serial.c, by Linus Torvalds, Theodore Ts'o.
7 *
8 *  DMA support added by Chip Coldwell.
9 *
10 * This program is free software; you can redistribute it and/or modify
11 * it under the terms of the GNU General Public License as published by
12 * the Free Software Foundation; either version 2 of the License, or
13 * (at your option) any later version.
14 *
15 * This program is distributed in the hope that it will be useful,
16 * but WITHOUT ANY WARRANTY; without even the implied warranty of
17 * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
18 * GNU General Public License for more details.
19 *
20 * You should have received a copy of the GNU General Public License
21 * along with this program; if not, write to the Free Software
22 * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA  02111-1307  USA
23 *
24 */
25#include <linux/module.h>
26#include <linux/tty.h>
27#include <linux/ioport.h>
28#include <linux/slab.h>
29#include <linux/init.h>
30#include <linux/serial.h>
31#include <linux/clk.h>
32#include <linux/console.h>
33#include <linux/sysrq.h>
34#include <linux/tty_flip.h>
35#include <linux/platform_device.h>
36#include <linux/of.h>
37#include <linux/of_device.h>
38#include <linux/of_gpio.h>
39#include <linux/dma-mapping.h>
40#include <linux/dmaengine.h>
41#include <linux/atmel_pdc.h>
42#include <linux/atmel_serial.h>
43#include <linux/uaccess.h>
44#include <linux/platform_data/atmel.h>
45#include <linux/timer.h>
46#include <linux/gpio.h>
47#include <linux/gpio/consumer.h>
48#include <linux/err.h>
49#include <linux/irq.h>
50
51#include <asm/io.h>
52#include <asm/ioctls.h>
53
54#define PDC_BUFFER_SIZE         512
55/* Revisit: We should calculate this based on the actual port settings */
56#define PDC_RX_TIMEOUT          (3 * 10)                /* 3 bytes */
57
58#if defined(CONFIG_SERIAL_ATMEL_CONSOLE) && defined(CONFIG_MAGIC_SYSRQ)
59#define SUPPORT_SYSRQ
60#endif
61
62#include <linux/serial_core.h>
63
64#include "serial_mctrl_gpio.h"
65
66static void atmel_start_rx(struct uart_port *port);
67static void atmel_stop_rx(struct uart_port *port);
68
69#ifdef CONFIG_SERIAL_ATMEL_TTYAT
70
71/* Use device name ttyAT, major 204 and minor 154-169.  This is necessary if we
72 * should coexist with the 8250 driver, such as if we have an external 16C550
73 * UART. */
74#define SERIAL_ATMEL_MAJOR      204
75#define MINOR_START             154
76#define ATMEL_DEVICENAME        "ttyAT"
77
78#else
79
80/* Use device name ttyS, major 4, minor 64-68.  This is the usual serial port
81 * name, but it is legally reserved for the 8250 driver. */
82#define SERIAL_ATMEL_MAJOR      TTY_MAJOR
83#define MINOR_START             64
84#define ATMEL_DEVICENAME        "ttyS"
85
86#endif
87
88#define ATMEL_ISR_PASS_LIMIT    256
89
90/* UART registers. CR is write-only, hence no GET macro */
91#define UART_PUT_CR(port,v)     __raw_writel(v, (port)->membase + ATMEL_US_CR)
92#define UART_GET_MR(port)       __raw_readl((port)->membase + ATMEL_US_MR)
93#define UART_PUT_MR(port,v)     __raw_writel(v, (port)->membase + ATMEL_US_MR)
94#define UART_PUT_IER(port,v)    __raw_writel(v, (port)->membase + ATMEL_US_IER)
95#define UART_PUT_IDR(port,v)    __raw_writel(v, (port)->membase + ATMEL_US_IDR)
96#define UART_GET_IMR(port)      __raw_readl((port)->membase + ATMEL_US_IMR)
97#define UART_GET_CSR(port)      __raw_readl((port)->membase + ATMEL_US_CSR)
98#define UART_GET_CHAR(port)     __raw_readl((port)->membase + ATMEL_US_RHR)
99#define UART_PUT_CHAR(port,v)   __raw_writel(v, (port)->membase + ATMEL_US_THR)
100#define UART_GET_BRGR(port)     __raw_readl((port)->membase + ATMEL_US_BRGR)
101#define UART_PUT_BRGR(port,v)   __raw_writel(v, (port)->membase + ATMEL_US_BRGR)
102#define UART_PUT_RTOR(port,v)   __raw_writel(v, (port)->membase + ATMEL_US_RTOR)
103#define UART_PUT_TTGR(port, v)  __raw_writel(v, (port)->membase + ATMEL_US_TTGR)
104#define UART_GET_IP_NAME(port)  __raw_readl((port)->membase + ATMEL_US_NAME)
105#define UART_GET_IP_VERSION(port) __raw_readl((port)->membase + ATMEL_US_VERSION)
106
107 /* PDC registers */
108#define UART_PUT_PTCR(port,v)   __raw_writel(v, (port)->membase + ATMEL_PDC_PTCR)
109#define UART_GET_PTSR(port)     __raw_readl((port)->membase + ATMEL_PDC_PTSR)
110
111#define UART_PUT_RPR(port,v)    __raw_writel(v, (port)->membase + ATMEL_PDC_RPR)
112#define UART_GET_RPR(port)      __raw_readl((port)->membase + ATMEL_PDC_RPR)
113#define UART_PUT_RCR(port,v)    __raw_writel(v, (port)->membase + ATMEL_PDC_RCR)
114#define UART_PUT_RNPR(port,v)   __raw_writel(v, (port)->membase + ATMEL_PDC_RNPR)
115#define UART_PUT_RNCR(port,v)   __raw_writel(v, (port)->membase + ATMEL_PDC_RNCR)
116
117#define UART_PUT_TPR(port,v)    __raw_writel(v, (port)->membase + ATMEL_PDC_TPR)
118#define UART_PUT_TCR(port,v)    __raw_writel(v, (port)->membase + ATMEL_PDC_TCR)
119#define UART_GET_TCR(port)      __raw_readl((port)->membase + ATMEL_PDC_TCR)
120
121struct atmel_dma_buffer {
122        unsigned char   *buf;
123        dma_addr_t      dma_addr;
124        unsigned int    dma_size;
125        unsigned int    ofs;
126};
127
128struct atmel_uart_char {
129        u16             status;
130        u16             ch;
131};
132
133#define ATMEL_SERIAL_RINGSIZE 1024
134
135/*
136 * We wrap our port structure around the generic uart_port.
137 */
138struct atmel_uart_port {
139        struct uart_port        uart;           /* uart */
140        struct clk              *clk;           /* uart clock */
141        int                     may_wakeup;     /* cached value of device_may_wakeup for times we need to disable it */
142        u32                     backup_imr;     /* IMR saved during suspend */
143        int                     break_active;   /* break being received */
144
145        bool                    use_dma_rx;     /* enable DMA receiver */
146        bool                    use_pdc_rx;     /* enable PDC receiver */
147        short                   pdc_rx_idx;     /* current PDC RX buffer */
148        struct atmel_dma_buffer pdc_rx[2];      /* PDC receier */
149
150        bool                    use_dma_tx;     /* enable DMA transmitter */
151        bool                    use_pdc_tx;     /* enable PDC transmitter */
152        struct atmel_dma_buffer pdc_tx;         /* PDC transmitter */
153
154        spinlock_t                      lock_tx;        /* port lock */
155        spinlock_t                      lock_rx;        /* port lock */
156        struct dma_chan                 *chan_tx;
157        struct dma_chan                 *chan_rx;
158        struct dma_async_tx_descriptor  *desc_tx;
159        struct dma_async_tx_descriptor  *desc_rx;
160        dma_cookie_t                    cookie_tx;
161        dma_cookie_t                    cookie_rx;
162        struct scatterlist              sg_tx;
163        struct scatterlist              sg_rx;
164        struct tasklet_struct   tasklet;
165        unsigned int            irq_status;
166        unsigned int            irq_status_prev;
167
168        struct circ_buf         rx_ring;
169
170        struct serial_rs485     rs485;          /* rs485 settings */
171        struct mctrl_gpios      *gpios;
172        int                     gpio_irq[UART_GPIO_MAX];
173        unsigned int            tx_done_mask;
174        bool                    ms_irq_enabled;
175        bool                    is_usart;       /* usart or uart */
176        struct timer_list       uart_timer;     /* uart timer */
177        int (*prepare_rx)(struct uart_port *port);
178        int (*prepare_tx)(struct uart_port *port);
179        void (*schedule_rx)(struct uart_port *port);
180        void (*schedule_tx)(struct uart_port *port);
181        void (*release_rx)(struct uart_port *port);
182        void (*release_tx)(struct uart_port *port);
183};
184
185static struct atmel_uart_port atmel_ports[ATMEL_MAX_UART];
186static DECLARE_BITMAP(atmel_ports_in_use, ATMEL_MAX_UART);
187
188#ifdef SUPPORT_SYSRQ
189static struct console atmel_console;
190#endif
191
192#if defined(CONFIG_OF)
193static const struct of_device_id atmel_serial_dt_ids[] = {
194        { .compatible = "atmel,at91rm9200-usart" },
195        { .compatible = "atmel,at91sam9260-usart" },
196        { /* sentinel */ }
197};
198
199MODULE_DEVICE_TABLE(of, atmel_serial_dt_ids);
200#endif
201
202static inline struct atmel_uart_port *
203to_atmel_uart_port(struct uart_port *uart)
204{
205        return container_of(uart, struct atmel_uart_port, uart);
206}
207
208#ifdef CONFIG_SERIAL_ATMEL_PDC
209static bool atmel_use_pdc_rx(struct uart_port *port)
210{
211        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
212
213        return atmel_port->use_pdc_rx;
214}
215
216static bool atmel_use_pdc_tx(struct uart_port *port)
217{
218        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
219
220        return atmel_port->use_pdc_tx;
221}
222#else
223static bool atmel_use_pdc_rx(struct uart_port *port)
224{
225        return false;
226}
227
228static bool atmel_use_pdc_tx(struct uart_port *port)
229{
230        return false;
231}
232#endif
233
234static bool atmel_use_dma_tx(struct uart_port *port)
235{
236        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
237
238        return atmel_port->use_dma_tx;
239}
240
241static bool atmel_use_dma_rx(struct uart_port *port)
242{
243        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
244
245        return atmel_port->use_dma_rx;
246}
247
248static unsigned int atmel_get_lines_status(struct uart_port *port)
249{
250        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
251        unsigned int status, ret = 0;
252
253        status = UART_GET_CSR(port);
254
255        mctrl_gpio_get(atmel_port->gpios, &ret);
256
257        if (!IS_ERR_OR_NULL(mctrl_gpio_to_gpiod(atmel_port->gpios,
258                                                UART_GPIO_CTS))) {
259                if (ret & TIOCM_CTS)
260                        status &= ~ATMEL_US_CTS;
261                else
262                        status |= ATMEL_US_CTS;
263        }
264
265        if (!IS_ERR_OR_NULL(mctrl_gpio_to_gpiod(atmel_port->gpios,
266                                                UART_GPIO_DSR))) {
267                if (ret & TIOCM_DSR)
268                        status &= ~ATMEL_US_DSR;
269                else
270                        status |= ATMEL_US_DSR;
271        }
272
273        if (!IS_ERR_OR_NULL(mctrl_gpio_to_gpiod(atmel_port->gpios,
274                                                UART_GPIO_RI))) {
275                if (ret & TIOCM_RI)
276                        status &= ~ATMEL_US_RI;
277                else
278                        status |= ATMEL_US_RI;
279        }
280
281        if (!IS_ERR_OR_NULL(mctrl_gpio_to_gpiod(atmel_port->gpios,
282                                                UART_GPIO_DCD))) {
283                if (ret & TIOCM_CD)
284                        status &= ~ATMEL_US_DCD;
285                else
286                        status |= ATMEL_US_DCD;
287        }
288
289        return status;
290}
291
292/* Enable or disable the rs485 support */
293void atmel_config_rs485(struct uart_port *port, struct serial_rs485 *rs485conf)
294{
295        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
296        unsigned int mode;
297        unsigned long flags;
298
299        spin_lock_irqsave(&port->lock, flags);
300
301        /* Disable interrupts */
302        UART_PUT_IDR(port, atmel_port->tx_done_mask);
303
304        mode = UART_GET_MR(port);
305
306        /* Resetting serial mode to RS232 (0x0) */
307        mode &= ~ATMEL_US_USMODE;
308
309        atmel_port->rs485 = *rs485conf;
310
311        if (rs485conf->flags & SER_RS485_ENABLED) {
312                dev_dbg(port->dev, "Setting UART to RS485\n");
313                atmel_port->tx_done_mask = ATMEL_US_TXEMPTY;
314                UART_PUT_TTGR(port, rs485conf->delay_rts_after_send);
315                mode |= ATMEL_US_USMODE_RS485;
316        } else {
317                dev_dbg(port->dev, "Setting UART to RS232\n");
318                if (atmel_use_pdc_tx(port))
319                        atmel_port->tx_done_mask = ATMEL_US_ENDTX |
320                                ATMEL_US_TXBUFE;
321                else
322                        atmel_port->tx_done_mask = ATMEL_US_TXRDY;
323        }
324        UART_PUT_MR(port, mode);
325
326        /* Enable interrupts */
327        UART_PUT_IER(port, atmel_port->tx_done_mask);
328
329        spin_unlock_irqrestore(&port->lock, flags);
330
331}
332
333/*
334 * Return TIOCSER_TEMT when transmitter FIFO and Shift register is empty.
335 */
336static u_int atmel_tx_empty(struct uart_port *port)
337{
338        return (UART_GET_CSR(port) & ATMEL_US_TXEMPTY) ? TIOCSER_TEMT : 0;
339}
340
341/*
342 * Set state of the modem control output lines
343 */
344static void atmel_set_mctrl(struct uart_port *port, u_int mctrl)
345{
346        unsigned int control = 0;
347        unsigned int mode;
348        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
349
350        if (mctrl & TIOCM_RTS)
351                control |= ATMEL_US_RTSEN;
352        else
353                control |= ATMEL_US_RTSDIS;
354
355        if (mctrl & TIOCM_DTR)
356                control |= ATMEL_US_DTREN;
357        else
358                control |= ATMEL_US_DTRDIS;
359
360        UART_PUT_CR(port, control);
361
362        mctrl_gpio_set(atmel_port->gpios, mctrl);
363
364        /* Local loopback mode? */
365        mode = UART_GET_MR(port) & ~ATMEL_US_CHMODE;
366        if (mctrl & TIOCM_LOOP)
367                mode |= ATMEL_US_CHMODE_LOC_LOOP;
368        else
369                mode |= ATMEL_US_CHMODE_NORMAL;
370
371        /* Resetting serial mode to RS232 (0x0) */
372        mode &= ~ATMEL_US_USMODE;
373
374        if (atmel_port->rs485.flags & SER_RS485_ENABLED) {
375                dev_dbg(port->dev, "Setting UART to RS485\n");
376                if ((atmel_port->rs485.delay_rts_after_send) > 0)
377                        UART_PUT_TTGR(port,
378                                        atmel_port->rs485.delay_rts_after_send);
379                mode |= ATMEL_US_USMODE_RS485;
380        } else {
381                dev_dbg(port->dev, "Setting UART to RS232\n");
382        }
383        UART_PUT_MR(port, mode);
384}
385
386/*
387 * Get state of the modem control input lines
388 */
389static u_int atmel_get_mctrl(struct uart_port *port)
390{
391        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
392        unsigned int ret = 0, status;
393
394        status = UART_GET_CSR(port);
395
396        /*
397         * The control signals are active low.
398         */
399        if (!(status & ATMEL_US_DCD))
400                ret |= TIOCM_CD;
401        if (!(status & ATMEL_US_CTS))
402                ret |= TIOCM_CTS;
403        if (!(status & ATMEL_US_DSR))
404                ret |= TIOCM_DSR;
405        if (!(status & ATMEL_US_RI))
406                ret |= TIOCM_RI;
407
408        return mctrl_gpio_get(atmel_port->gpios, &ret);
409}
410
411/*
412 * Stop transmitting.
413 */
414static void atmel_stop_tx(struct uart_port *port)
415{
416        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
417
418        if (atmel_use_pdc_tx(port)) {
419                /* disable PDC transmit */
420                UART_PUT_PTCR(port, ATMEL_PDC_TXTDIS);
421        }
422        /* Disable interrupts */
423        UART_PUT_IDR(port, atmel_port->tx_done_mask);
424
425        if ((atmel_port->rs485.flags & SER_RS485_ENABLED) &&
426            !(atmel_port->rs485.flags & SER_RS485_RX_DURING_TX))
427                atmel_start_rx(port);
428}
429
430/*
431 * Start transmitting.
432 */
433static void atmel_start_tx(struct uart_port *port)
434{
435        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
436
437        if (atmel_use_pdc_tx(port)) {
438                if (UART_GET_PTSR(port) & ATMEL_PDC_TXTEN)
439                        /* The transmitter is already running.  Yes, we
440                           really need this.*/
441                        return;
442
443                if ((atmel_port->rs485.flags & SER_RS485_ENABLED) &&
444                    !(atmel_port->rs485.flags & SER_RS485_RX_DURING_TX))
445                        atmel_stop_rx(port);
446
447                /* re-enable PDC transmit */
448                UART_PUT_PTCR(port, ATMEL_PDC_TXTEN);
449        }
450        /* Enable interrupts */
451        UART_PUT_IER(port, atmel_port->tx_done_mask);
452}
453
454/*
455 * start receiving - port is in process of being opened.
456 */
457static void atmel_start_rx(struct uart_port *port)
458{
459        UART_PUT_CR(port, ATMEL_US_RSTSTA);  /* reset status and receiver */
460
461        UART_PUT_CR(port, ATMEL_US_RXEN);
462
463        if (atmel_use_pdc_rx(port)) {
464                /* enable PDC controller */
465                UART_PUT_IER(port, ATMEL_US_ENDRX | ATMEL_US_TIMEOUT |
466                        port->read_status_mask);
467                UART_PUT_PTCR(port, ATMEL_PDC_RXTEN);
468        } else {
469                UART_PUT_IER(port, ATMEL_US_RXRDY);
470        }
471}
472
473/*
474 * Stop receiving - port is in process of being closed.
475 */
476static void atmel_stop_rx(struct uart_port *port)
477{
478        UART_PUT_CR(port, ATMEL_US_RXDIS);
479
480        if (atmel_use_pdc_rx(port)) {
481                /* disable PDC receive */
482                UART_PUT_PTCR(port, ATMEL_PDC_RXTDIS);
483                UART_PUT_IDR(port, ATMEL_US_ENDRX | ATMEL_US_TIMEOUT |
484                        port->read_status_mask);
485        } else {
486                UART_PUT_IDR(port, ATMEL_US_RXRDY);
487        }
488}
489
490/*
491 * Enable modem status interrupts
492 */
493static void atmel_enable_ms(struct uart_port *port)
494{
495        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
496        uint32_t ier = 0;
497
498        /*
499         * Interrupt should not be enabled twice
500         */
501        if (atmel_port->ms_irq_enabled)
502                return;
503
504        atmel_port->ms_irq_enabled = true;
505
506        if (atmel_port->gpio_irq[UART_GPIO_CTS] >= 0)
507                enable_irq(atmel_port->gpio_irq[UART_GPIO_CTS]);
508        else
509                ier |= ATMEL_US_CTSIC;
510
511        if (atmel_port->gpio_irq[UART_GPIO_DSR] >= 0)
512                enable_irq(atmel_port->gpio_irq[UART_GPIO_DSR]);
513        else
514                ier |= ATMEL_US_DSRIC;
515
516        if (atmel_port->gpio_irq[UART_GPIO_RI] >= 0)
517                enable_irq(atmel_port->gpio_irq[UART_GPIO_RI]);
518        else
519                ier |= ATMEL_US_RIIC;
520
521        if (atmel_port->gpio_irq[UART_GPIO_DCD] >= 0)
522                enable_irq(atmel_port->gpio_irq[UART_GPIO_DCD]);
523        else
524                ier |= ATMEL_US_DCDIC;
525
526        UART_PUT_IER(port, ier);
527}
528
529/*
530 * Disable modem status interrupts
531 */
532static void atmel_disable_ms(struct uart_port *port)
533{
534        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
535        uint32_t idr = 0;
536
537        /*
538         * Interrupt should not be disabled twice
539         */
540        if (!atmel_port->ms_irq_enabled)
541                return;
542
543        atmel_port->ms_irq_enabled = false;
544
545        if (atmel_port->gpio_irq[UART_GPIO_CTS] >= 0)
546                disable_irq(atmel_port->gpio_irq[UART_GPIO_CTS]);
547        else
548                idr |= ATMEL_US_CTSIC;
549
550        if (atmel_port->gpio_irq[UART_GPIO_DSR] >= 0)
551                disable_irq(atmel_port->gpio_irq[UART_GPIO_DSR]);
552        else
553                idr |= ATMEL_US_DSRIC;
554
555        if (atmel_port->gpio_irq[UART_GPIO_RI] >= 0)
556                disable_irq(atmel_port->gpio_irq[UART_GPIO_RI]);
557        else
558                idr |= ATMEL_US_RIIC;
559
560        if (atmel_port->gpio_irq[UART_GPIO_DCD] >= 0)
561                disable_irq(atmel_port->gpio_irq[UART_GPIO_DCD]);
562        else
563                idr |= ATMEL_US_DCDIC;
564
565        UART_PUT_IDR(port, idr);
566}
567
568/*
569 * Control the transmission of a break signal
570 */
571static void atmel_break_ctl(struct uart_port *port, int break_state)
572{
573        if (break_state != 0)
574                UART_PUT_CR(port, ATMEL_US_STTBRK);     /* start break */
575        else
576                UART_PUT_CR(port, ATMEL_US_STPBRK);     /* stop break */
577}
578
579/*
580 * Stores the incoming character in the ring buffer
581 */
582static void
583atmel_buffer_rx_char(struct uart_port *port, unsigned int status,
584                     unsigned int ch)
585{
586        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
587        struct circ_buf *ring = &atmel_port->rx_ring;
588        struct atmel_uart_char *c;
589
590        if (!CIRC_SPACE(ring->head, ring->tail, ATMEL_SERIAL_RINGSIZE))
591                /* Buffer overflow, ignore char */
592                return;
593
594        c = &((struct atmel_uart_char *)ring->buf)[ring->head];
595        c->status       = status;
596        c->ch           = ch;
597
598        /* Make sure the character is stored before we update head. */
599        smp_wmb();
600
601        ring->head = (ring->head + 1) & (ATMEL_SERIAL_RINGSIZE - 1);
602}
603
604/*
605 * Deal with parity, framing and overrun errors.
606 */
607static void atmel_pdc_rxerr(struct uart_port *port, unsigned int status)
608{
609        /* clear error */
610        UART_PUT_CR(port, ATMEL_US_RSTSTA);
611
612        if (status & ATMEL_US_RXBRK) {
613                /* ignore side-effect */
614                status &= ~(ATMEL_US_PARE | ATMEL_US_FRAME);
615                port->icount.brk++;
616        }
617        if (status & ATMEL_US_PARE)
618                port->icount.parity++;
619        if (status & ATMEL_US_FRAME)
620                port->icount.frame++;
621        if (status & ATMEL_US_OVRE)
622                port->icount.overrun++;
623}
624
625/*
626 * Characters received (called from interrupt handler)
627 */
628static void atmel_rx_chars(struct uart_port *port)
629{
630        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
631        unsigned int status, ch;
632
633        status = UART_GET_CSR(port);
634        while (status & ATMEL_US_RXRDY) {
635                ch = UART_GET_CHAR(port);
636
637                /*
638                 * note that the error handling code is
639                 * out of the main execution path
640                 */
641                if (unlikely(status & (ATMEL_US_PARE | ATMEL_US_FRAME
642                                       | ATMEL_US_OVRE | ATMEL_US_RXBRK)
643                             || atmel_port->break_active)) {
644
645                        /* clear error */
646                        UART_PUT_CR(port, ATMEL_US_RSTSTA);
647
648                        if (status & ATMEL_US_RXBRK
649                            && !atmel_port->break_active) {
650                                atmel_port->break_active = 1;
651                                UART_PUT_IER(port, ATMEL_US_RXBRK);
652                        } else {
653                                /*
654                                 * This is either the end-of-break
655                                 * condition or we've received at
656                                 * least one character without RXBRK
657                                 * being set. In both cases, the next
658                                 * RXBRK will indicate start-of-break.
659                                 */
660                                UART_PUT_IDR(port, ATMEL_US_RXBRK);
661                                status &= ~ATMEL_US_RXBRK;
662                                atmel_port->break_active = 0;
663                        }
664                }
665
666                atmel_buffer_rx_char(port, status, ch);
667                status = UART_GET_CSR(port);
668        }
669
670        tasklet_schedule(&atmel_port->tasklet);
671}
672
673/*
674 * Transmit characters (called from tasklet with TXRDY interrupt
675 * disabled)
676 */
677static void atmel_tx_chars(struct uart_port *port)
678{
679        struct circ_buf *xmit = &port->state->xmit;
680        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
681
682        if (port->x_char && UART_GET_CSR(port) & atmel_port->tx_done_mask) {
683                UART_PUT_CHAR(port, port->x_char);
684                port->icount.tx++;
685                port->x_char = 0;
686        }
687        if (uart_circ_empty(xmit) || uart_tx_stopped(port))
688                return;
689
690        while (UART_GET_CSR(port) & atmel_port->tx_done_mask) {
691                UART_PUT_CHAR(port, xmit->buf[xmit->tail]);
692                xmit->tail = (xmit->tail + 1) & (UART_XMIT_SIZE - 1);
693                port->icount.tx++;
694                if (uart_circ_empty(xmit))
695                        break;
696        }
697
698        if (uart_circ_chars_pending(xmit) < WAKEUP_CHARS)
699                uart_write_wakeup(port);
700
701        if (!uart_circ_empty(xmit))
702                /* Enable interrupts */
703                UART_PUT_IER(port, atmel_port->tx_done_mask);
704}
705
706static void atmel_complete_tx_dma(void *arg)
707{
708        struct atmel_uart_port *atmel_port = arg;
709        struct uart_port *port = &atmel_port->uart;
710        struct circ_buf *xmit = &port->state->xmit;
711        struct dma_chan *chan = atmel_port->chan_tx;
712        unsigned long flags;
713
714        spin_lock_irqsave(&port->lock, flags);
715
716        if (chan)
717                dmaengine_terminate_all(chan);
718        xmit->tail += sg_dma_len(&atmel_port->sg_tx);
719        xmit->tail &= UART_XMIT_SIZE - 1;
720
721        port->icount.tx += sg_dma_len(&atmel_port->sg_tx);
722
723        spin_lock_irq(&atmel_port->lock_tx);
724        async_tx_ack(atmel_port->desc_tx);
725        atmel_port->cookie_tx = -EINVAL;
726        atmel_port->desc_tx = NULL;
727        spin_unlock_irq(&atmel_port->lock_tx);
728
729        if (uart_circ_chars_pending(xmit) < WAKEUP_CHARS)
730                uart_write_wakeup(port);
731
732        /* Do we really need this? */
733        if (!uart_circ_empty(xmit))
734                tasklet_schedule(&atmel_port->tasklet);
735
736        spin_unlock_irqrestore(&port->lock, flags);
737}
738
739static void atmel_release_tx_dma(struct uart_port *port)
740{
741        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
742        struct dma_chan *chan = atmel_port->chan_tx;
743
744        if (chan) {
745                dmaengine_terminate_all(chan);
746                dma_release_channel(chan);
747                dma_unmap_sg(port->dev, &atmel_port->sg_tx, 1,
748                                DMA_TO_DEVICE);
749        }
750
751        atmel_port->desc_tx = NULL;
752        atmel_port->chan_tx = NULL;
753        atmel_port->cookie_tx = -EINVAL;
754}
755
756/*
757 * Called from tasklet with TXRDY interrupt is disabled.
758 */
759static void atmel_tx_dma(struct uart_port *port)
760{
761        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
762        struct circ_buf *xmit = &port->state->xmit;
763        struct dma_chan *chan = atmel_port->chan_tx;
764        struct dma_async_tx_descriptor *desc;
765        struct scatterlist *sg = &atmel_port->sg_tx;
766
767        /* Make sure we have an idle channel */
768        if (atmel_port->desc_tx != NULL)
769                return;
770
771        if (!uart_circ_empty(xmit) && !uart_tx_stopped(port)) {
772                /*
773                 * DMA is idle now.
774                 * Port xmit buffer is already mapped,
775                 * and it is one page... Just adjust
776                 * offsets and lengths. Since it is a circular buffer,
777                 * we have to transmit till the end, and then the rest.
778                 * Take the port lock to get a
779                 * consistent xmit buffer state.
780                 */
781                sg->offset = xmit->tail & (UART_XMIT_SIZE - 1);
782                sg_dma_address(sg) = (sg_dma_address(sg) &
783                                        ~(UART_XMIT_SIZE - 1))
784                                        + sg->offset;
785                sg_dma_len(sg) = CIRC_CNT_TO_END(xmit->head,
786                                                xmit->tail,
787                                                UART_XMIT_SIZE);
788                BUG_ON(!sg_dma_len(sg));
789
790                desc = dmaengine_prep_slave_sg(chan,
791                                                sg,
792                                                1,
793                                                DMA_MEM_TO_DEV,
794                                                DMA_PREP_INTERRUPT |
795                                                DMA_CTRL_ACK);
796                if (!desc) {
797                        dev_err(port->dev, "Failed to send via dma!\n");
798                        return;
799                }
800
801                dma_sync_sg_for_device(port->dev, sg, 1, DMA_MEM_TO_DEV);
802
803                atmel_port->desc_tx = desc;
804                desc->callback = atmel_complete_tx_dma;
805                desc->callback_param = atmel_port;
806                atmel_port->cookie_tx = dmaengine_submit(desc);
807
808        } else {
809                if (atmel_port->rs485.flags & SER_RS485_ENABLED) {
810                        /* DMA done, stop TX, start RX for RS485 */
811                        atmel_start_rx(port);
812                }
813        }
814
815        if (uart_circ_chars_pending(xmit) < WAKEUP_CHARS)
816                uart_write_wakeup(port);
817}
818
819static int atmel_prepare_tx_dma(struct uart_port *port)
820{
821        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
822        dma_cap_mask_t          mask;
823        struct dma_slave_config config;
824        int ret, nent;
825
826        dma_cap_zero(mask);
827        dma_cap_set(DMA_SLAVE, mask);
828
829        atmel_port->chan_tx = dma_request_slave_channel(port->dev, "tx");
830        if (atmel_port->chan_tx == NULL)
831                goto chan_err;
832        dev_info(port->dev, "using %s for tx DMA transfers\n",
833                dma_chan_name(atmel_port->chan_tx));
834
835        spin_lock_init(&atmel_port->lock_tx);
836        sg_init_table(&atmel_port->sg_tx, 1);
837        /* UART circular tx buffer is an aligned page. */
838        BUG_ON((int)port->state->xmit.buf & ~PAGE_MASK);
839        sg_set_page(&atmel_port->sg_tx,
840                        virt_to_page(port->state->xmit.buf),
841                        UART_XMIT_SIZE,
842                        (int)port->state->xmit.buf & ~PAGE_MASK);
843        nent = dma_map_sg(port->dev,
844                                &atmel_port->sg_tx,
845                                1,
846                                DMA_TO_DEVICE);
847
848        if (!nent) {
849                dev_dbg(port->dev, "need to release resource of dma\n");
850                goto chan_err;
851        } else {
852                dev_dbg(port->dev, "%s: mapped %d@%p to %x\n", __func__,
853                        sg_dma_len(&atmel_port->sg_tx),
854                        port->state->xmit.buf,
855                        sg_dma_address(&atmel_port->sg_tx));
856        }
857
858        /* Configure the slave DMA */
859        memset(&config, 0, sizeof(config));
860        config.direction = DMA_MEM_TO_DEV;
861        config.dst_addr_width = DMA_SLAVE_BUSWIDTH_1_BYTE;
862        config.dst_addr = port->mapbase + ATMEL_US_THR;
863        config.dst_maxburst = 1;
864
865        ret = dmaengine_device_control(atmel_port->chan_tx,
866                                        DMA_SLAVE_CONFIG,
867                                        (unsigned long)&config);
868        if (ret) {
869                dev_err(port->dev, "DMA tx slave configuration failed\n");
870                goto chan_err;
871        }
872
873        return 0;
874
875chan_err:
876        dev_err(port->dev, "TX channel not available, switch to pio\n");
877        atmel_port->use_dma_tx = 0;
878        if (atmel_port->chan_tx)
879                atmel_release_tx_dma(port);
880        return -EINVAL;
881}
882
883static void atmel_flip_buffer_rx_dma(struct uart_port *port,
884                                        char *buf, size_t count)
885{
886        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
887        struct tty_port *tport = &port->state->port;
888
889        dma_sync_sg_for_cpu(port->dev,
890                                &atmel_port->sg_rx,
891                                1,
892                                DMA_DEV_TO_MEM);
893
894        tty_insert_flip_string(tport, buf, count);
895
896        dma_sync_sg_for_device(port->dev,
897                                &atmel_port->sg_rx,
898                                1,
899                                DMA_DEV_TO_MEM);
900        /*
901         * Drop the lock here since it might end up calling
902         * uart_start(), which takes the lock.
903         */
904        spin_unlock(&port->lock);
905        tty_flip_buffer_push(tport);
906        spin_lock(&port->lock);
907}
908
909static void atmel_complete_rx_dma(void *arg)
910{
911        struct uart_port *port = arg;
912        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
913
914        tasklet_schedule(&atmel_port->tasklet);
915}
916
917static void atmel_release_rx_dma(struct uart_port *port)
918{
919        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
920        struct dma_chan *chan = atmel_port->chan_rx;
921
922        if (chan) {
923                dmaengine_terminate_all(chan);
924                dma_release_channel(chan);
925                dma_unmap_sg(port->dev, &atmel_port->sg_rx, 1,
926                                DMA_FROM_DEVICE);
927        }
928
929        atmel_port->desc_rx = NULL;
930        atmel_port->chan_rx = NULL;
931        atmel_port->cookie_rx = -EINVAL;
932}
933
934static void atmel_rx_from_dma(struct uart_port *port)
935{
936        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
937        struct circ_buf *ring = &atmel_port->rx_ring;
938        struct dma_chan *chan = atmel_port->chan_rx;
939        struct dma_tx_state state;
940        enum dma_status dmastat;
941        size_t pending, count;
942
943
944        /* Reset the UART timeout early so that we don't miss one */
945        UART_PUT_CR(port, ATMEL_US_STTTO);
946        dmastat = dmaengine_tx_status(chan,
947                                atmel_port->cookie_rx,
948                                &state);
949        /* Restart a new tasklet if DMA status is error */
950        if (dmastat == DMA_ERROR) {
951                dev_dbg(port->dev, "Get residue error, restart tasklet\n");
952                UART_PUT_IER(port, ATMEL_US_TIMEOUT);
953                tasklet_schedule(&atmel_port->tasklet);
954                return;
955        }
956        /* current transfer size should no larger than dma buffer */
957        pending = sg_dma_len(&atmel_port->sg_rx) - state.residue;
958        BUG_ON(pending > sg_dma_len(&atmel_port->sg_rx));
959
960        /*
961         * This will take the chars we have so far,
962         * ring->head will record the transfer size, only new bytes come
963         * will insert into the framework.
964         */
965        if (pending > ring->head) {
966                count = pending - ring->head;
967
968                atmel_flip_buffer_rx_dma(port, ring->buf + ring->head, count);
969
970                ring->head += count;
971                if (ring->head == sg_dma_len(&atmel_port->sg_rx))
972                        ring->head = 0;
973
974                port->icount.rx += count;
975        }
976
977        UART_PUT_IER(port, ATMEL_US_TIMEOUT);
978}
979
980static int atmel_prepare_rx_dma(struct uart_port *port)
981{
982        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
983        struct dma_async_tx_descriptor *desc;
984        dma_cap_mask_t          mask;
985        struct dma_slave_config config;
986        struct circ_buf         *ring;
987        int ret, nent;
988
989        ring = &atmel_port->rx_ring;
990
991        dma_cap_zero(mask);
992        dma_cap_set(DMA_CYCLIC, mask);
993
994        atmel_port->chan_rx = dma_request_slave_channel(port->dev, "rx");
995        if (atmel_port->chan_rx == NULL)
996                goto chan_err;
997        dev_info(port->dev, "using %s for rx DMA transfers\n",
998                dma_chan_name(atmel_port->chan_rx));
999
1000        spin_lock_init(&atmel_port->lock_rx);
1001        sg_init_table(&atmel_port->sg_rx, 1);
1002        /* UART circular rx buffer is an aligned page. */
1003        BUG_ON((int)port->state->xmit.buf & ~PAGE_MASK);
1004        sg_set_page(&atmel_port->sg_rx,
1005                        virt_to_page(ring->buf),
1006                        ATMEL_SERIAL_RINGSIZE,
1007                        (int)ring->buf & ~PAGE_MASK);
1008                        nent = dma_map_sg(port->dev,
1009                                        &atmel_port->sg_rx,
1010                                        1,
1011                                        DMA_FROM_DEVICE);
1012
1013        if (!nent) {
1014                dev_dbg(port->dev, "need to release resource of dma\n");
1015                goto chan_err;
1016        } else {
1017                dev_dbg(port->dev, "%s: mapped %d@%p to %x\n", __func__,
1018                        sg_dma_len(&atmel_port->sg_rx),
1019                        ring->buf,
1020                        sg_dma_address(&atmel_port->sg_rx));
1021        }
1022
1023        /* Configure the slave DMA */
1024        memset(&config, 0, sizeof(config));
1025        config.direction = DMA_DEV_TO_MEM;
1026        config.src_addr_width = DMA_SLAVE_BUSWIDTH_1_BYTE;
1027        config.src_addr = port->mapbase + ATMEL_US_RHR;
1028        config.src_maxburst = 1;
1029
1030        ret = dmaengine_device_control(atmel_port->chan_rx,
1031                                        DMA_SLAVE_CONFIG,
1032                                        (unsigned long)&config);
1033        if (ret) {
1034                dev_err(port->dev, "DMA rx slave configuration failed\n");
1035                goto chan_err;
1036        }
1037        /*
1038         * Prepare a cyclic dma transfer, assign 2 descriptors,
1039         * each one is half ring buffer size
1040         */
1041        desc = dmaengine_prep_dma_cyclic(atmel_port->chan_rx,
1042                                sg_dma_address(&atmel_port->sg_rx),
1043                                sg_dma_len(&atmel_port->sg_rx),
1044                                sg_dma_len(&atmel_port->sg_rx)/2,
1045                                DMA_DEV_TO_MEM,
1046                                DMA_PREP_INTERRUPT);
1047        desc->callback = atmel_complete_rx_dma;
1048        desc->callback_param = port;
1049        atmel_port->desc_rx = desc;
1050        atmel_port->cookie_rx = dmaengine_submit(desc);
1051
1052        return 0;
1053
1054chan_err:
1055        dev_err(port->dev, "RX channel not available, switch to pio\n");
1056        atmel_port->use_dma_rx = 0;
1057        if (atmel_port->chan_rx)
1058                atmel_release_rx_dma(port);
1059        return -EINVAL;
1060}
1061
1062static void atmel_uart_timer_callback(unsigned long data)
1063{
1064        struct uart_port *port = (void *)data;
1065        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1066
1067        tasklet_schedule(&atmel_port->tasklet);
1068        mod_timer(&atmel_port->uart_timer, jiffies + uart_poll_timeout(port));
1069}
1070
1071/*
1072 * receive interrupt handler.
1073 */
1074static void
1075atmel_handle_receive(struct uart_port *port, unsigned int pending)
1076{
1077        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1078
1079        if (atmel_use_pdc_rx(port)) {
1080                /*
1081                 * PDC receive. Just schedule the tasklet and let it
1082                 * figure out the details.
1083                 *
1084                 * TODO: We're not handling error flags correctly at
1085                 * the moment.
1086                 */
1087                if (pending & (ATMEL_US_ENDRX | ATMEL_US_TIMEOUT)) {
1088                        UART_PUT_IDR(port, (ATMEL_US_ENDRX
1089                                                | ATMEL_US_TIMEOUT));
1090                        tasklet_schedule(&atmel_port->tasklet);
1091                }
1092
1093                if (pending & (ATMEL_US_RXBRK | ATMEL_US_OVRE |
1094                                ATMEL_US_FRAME | ATMEL_US_PARE))
1095                        atmel_pdc_rxerr(port, pending);
1096        }
1097
1098        if (atmel_use_dma_rx(port)) {
1099                if (pending & ATMEL_US_TIMEOUT) {
1100                        UART_PUT_IDR(port, ATMEL_US_TIMEOUT);
1101                        tasklet_schedule(&atmel_port->tasklet);
1102                }
1103        }
1104
1105        /* Interrupt receive */
1106        if (pending & ATMEL_US_RXRDY)
1107                atmel_rx_chars(port);
1108        else if (pending & ATMEL_US_RXBRK) {
1109                /*
1110                 * End of break detected. If it came along with a
1111                 * character, atmel_rx_chars will handle it.
1112                 */
1113                UART_PUT_CR(port, ATMEL_US_RSTSTA);
1114                UART_PUT_IDR(port, ATMEL_US_RXBRK);
1115                atmel_port->break_active = 0;
1116        }
1117}
1118
1119/*
1120 * transmit interrupt handler. (Transmit is IRQF_NODELAY safe)
1121 */
1122static void
1123atmel_handle_transmit(struct uart_port *port, unsigned int pending)
1124{
1125        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1126
1127        if (pending & atmel_port->tx_done_mask) {
1128                /* Either PDC or interrupt transmission */
1129                UART_PUT_IDR(port, atmel_port->tx_done_mask);
1130                tasklet_schedule(&atmel_port->tasklet);
1131        }
1132}
1133
1134/*
1135 * status flags interrupt handler.
1136 */
1137static void
1138atmel_handle_status(struct uart_port *port, unsigned int pending,
1139                    unsigned int status)
1140{
1141        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1142
1143        if (pending & (ATMEL_US_RIIC | ATMEL_US_DSRIC | ATMEL_US_DCDIC
1144                                | ATMEL_US_CTSIC)) {
1145                atmel_port->irq_status = status;
1146                tasklet_schedule(&atmel_port->tasklet);
1147        }
1148}
1149
1150/*
1151 * Interrupt handler
1152 */
1153static irqreturn_t atmel_interrupt(int irq, void *dev_id)
1154{
1155        struct uart_port *port = dev_id;
1156        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1157        unsigned int status, pending, pass_counter = 0;
1158        bool gpio_handled = false;
1159
1160        do {
1161                status = atmel_get_lines_status(port);
1162                pending = status & UART_GET_IMR(port);
1163                if (!gpio_handled) {
1164                        /*
1165                         * Dealing with GPIO interrupt
1166                         */
1167                        if (irq == atmel_port->gpio_irq[UART_GPIO_CTS])
1168                                pending |= ATMEL_US_CTSIC;
1169
1170                        if (irq == atmel_port->gpio_irq[UART_GPIO_DSR])
1171                                pending |= ATMEL_US_DSRIC;
1172
1173                        if (irq == atmel_port->gpio_irq[UART_GPIO_RI])
1174                                pending |= ATMEL_US_RIIC;
1175
1176                        if (irq == atmel_port->gpio_irq[UART_GPIO_DCD])
1177                                pending |= ATMEL_US_DCDIC;
1178
1179                        gpio_handled = true;
1180                }
1181                if (!pending)
1182                        break;
1183
1184                atmel_handle_receive(port, pending);
1185                atmel_handle_status(port, pending, status);
1186                atmel_handle_transmit(port, pending);
1187        } while (pass_counter++ < ATMEL_ISR_PASS_LIMIT);
1188
1189        return pass_counter ? IRQ_HANDLED : IRQ_NONE;
1190}
1191
1192static void atmel_release_tx_pdc(struct uart_port *port)
1193{
1194        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1195        struct atmel_dma_buffer *pdc = &atmel_port->pdc_tx;
1196
1197        dma_unmap_single(port->dev,
1198                         pdc->dma_addr,
1199                         pdc->dma_size,
1200                         DMA_TO_DEVICE);
1201}
1202
1203/*
1204 * Called from tasklet with ENDTX and TXBUFE interrupts disabled.
1205 */
1206static void atmel_tx_pdc(struct uart_port *port)
1207{
1208        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1209        struct circ_buf *xmit = &port->state->xmit;
1210        struct atmel_dma_buffer *pdc = &atmel_port->pdc_tx;
1211        int count;
1212
1213        /* nothing left to transmit? */
1214        if (UART_GET_TCR(port))
1215                return;
1216
1217        xmit->tail += pdc->ofs;
1218        xmit->tail &= UART_XMIT_SIZE - 1;
1219
1220        port->icount.tx += pdc->ofs;
1221        pdc->ofs = 0;
1222
1223        /* more to transmit - setup next transfer */
1224
1225        /* disable PDC transmit */
1226        UART_PUT_PTCR(port, ATMEL_PDC_TXTDIS);
1227
1228        if (!uart_circ_empty(xmit) && !uart_tx_stopped(port)) {
1229                dma_sync_single_for_device(port->dev,
1230                                           pdc->dma_addr,
1231                                           pdc->dma_size,
1232                                           DMA_TO_DEVICE);
1233
1234                count = CIRC_CNT_TO_END(xmit->head, xmit->tail, UART_XMIT_SIZE);
1235                pdc->ofs = count;
1236
1237                UART_PUT_TPR(port, pdc->dma_addr + xmit->tail);
1238                UART_PUT_TCR(port, count);
1239                /* re-enable PDC transmit */
1240                UART_PUT_PTCR(port, ATMEL_PDC_TXTEN);
1241                /* Enable interrupts */
1242                UART_PUT_IER(port, atmel_port->tx_done_mask);
1243        } else {
1244                if ((atmel_port->rs485.flags & SER_RS485_ENABLED) &&
1245                    !(atmel_port->rs485.flags & SER_RS485_RX_DURING_TX)) {
1246                        /* DMA done, stop TX, start RX for RS485 */
1247                        atmel_start_rx(port);
1248                }
1249        }
1250
1251        if (uart_circ_chars_pending(xmit) < WAKEUP_CHARS)
1252                uart_write_wakeup(port);
1253}
1254
1255static int atmel_prepare_tx_pdc(struct uart_port *port)
1256{
1257        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1258        struct atmel_dma_buffer *pdc = &atmel_port->pdc_tx;
1259        struct circ_buf *xmit = &port->state->xmit;
1260
1261        pdc->buf = xmit->buf;
1262        pdc->dma_addr = dma_map_single(port->dev,
1263                                        pdc->buf,
1264                                        UART_XMIT_SIZE,
1265                                        DMA_TO_DEVICE);
1266        pdc->dma_size = UART_XMIT_SIZE;
1267        pdc->ofs = 0;
1268
1269        return 0;
1270}
1271
1272static void atmel_rx_from_ring(struct uart_port *port)
1273{
1274        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1275        struct circ_buf *ring = &atmel_port->rx_ring;
1276        unsigned int flg;
1277        unsigned int status;
1278
1279        while (ring->head != ring->tail) {
1280                struct atmel_uart_char c;
1281
1282                /* Make sure c is loaded after head. */
1283                smp_rmb();
1284
1285                c = ((struct atmel_uart_char *)ring->buf)[ring->tail];
1286
1287                ring->tail = (ring->tail + 1) & (ATMEL_SERIAL_RINGSIZE - 1);
1288
1289                port->icount.rx++;
1290                status = c.status;
1291                flg = TTY_NORMAL;
1292
1293                /*
1294                 * note that the error handling code is
1295                 * out of the main execution path
1296                 */
1297                if (unlikely(status & (ATMEL_US_PARE | ATMEL_US_FRAME
1298                                       | ATMEL_US_OVRE | ATMEL_US_RXBRK))) {
1299                        if (status & ATMEL_US_RXBRK) {
1300                                /* ignore side-effect */
1301                                status &= ~(ATMEL_US_PARE | ATMEL_US_FRAME);
1302
1303                                port->icount.brk++;
1304                                if (uart_handle_break(port))
1305                                        continue;
1306                        }
1307                        if (status & ATMEL_US_PARE)
1308                                port->icount.parity++;
1309                        if (status & ATMEL_US_FRAME)
1310                                port->icount.frame++;
1311                        if (status & ATMEL_US_OVRE)
1312                                port->icount.overrun++;
1313
1314                        status &= port->read_status_mask;
1315
1316                        if (status & ATMEL_US_RXBRK)
1317                                flg = TTY_BREAK;
1318                        else if (status & ATMEL_US_PARE)
1319                                flg = TTY_PARITY;
1320                        else if (status & ATMEL_US_FRAME)
1321                                flg = TTY_FRAME;
1322                }
1323
1324
1325                if (uart_handle_sysrq_char(port, c.ch))
1326                        continue;
1327
1328                uart_insert_char(port, status, ATMEL_US_OVRE, c.ch, flg);
1329        }
1330
1331        /*
1332         * Drop the lock here since it might end up calling
1333         * uart_start(), which takes the lock.
1334         */
1335        spin_unlock(&port->lock);
1336        tty_flip_buffer_push(&port->state->port);
1337        spin_lock(&port->lock);
1338}
1339
1340static void atmel_release_rx_pdc(struct uart_port *port)
1341{
1342        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1343        int i;
1344
1345        for (i = 0; i < 2; i++) {
1346                struct atmel_dma_buffer *pdc = &atmel_port->pdc_rx[i];
1347
1348                dma_unmap_single(port->dev,
1349                                 pdc->dma_addr,
1350                                 pdc->dma_size,
1351                                 DMA_FROM_DEVICE);
1352                kfree(pdc->buf);
1353        }
1354}
1355
1356static void atmel_rx_from_pdc(struct uart_port *port)
1357{
1358        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1359        struct tty_port *tport = &port->state->port;
1360        struct atmel_dma_buffer *pdc;
1361        int rx_idx = atmel_port->pdc_rx_idx;
1362        unsigned int head;
1363        unsigned int tail;
1364        unsigned int count;
1365
1366        do {
1367                /* Reset the UART timeout early so that we don't miss one */
1368                UART_PUT_CR(port, ATMEL_US_STTTO);
1369
1370                pdc = &atmel_port->pdc_rx[rx_idx];
1371                head = UART_GET_RPR(port) - pdc->dma_addr;
1372                tail = pdc->ofs;
1373
1374                /* If the PDC has switched buffers, RPR won't contain
1375                 * any address within the current buffer. Since head
1376                 * is unsigned, we just need a one-way comparison to
1377                 * find out.
1378                 *
1379                 * In this case, we just need to consume the entire
1380                 * buffer and resubmit it for DMA. This will clear the
1381                 * ENDRX bit as well, so that we can safely re-enable
1382                 * all interrupts below.
1383                 */
1384                head = min(head, pdc->dma_size);
1385
1386                if (likely(head != tail)) {
1387                        dma_sync_single_for_cpu(port->dev, pdc->dma_addr,
1388                                        pdc->dma_size, DMA_FROM_DEVICE);
1389
1390                        /*
1391                         * head will only wrap around when we recycle
1392                         * the DMA buffer, and when that happens, we
1393                         * explicitly set tail to 0. So head will
1394                         * always be greater than tail.
1395                         */
1396                        count = head - tail;
1397
1398                        tty_insert_flip_string(tport, pdc->buf + pdc->ofs,
1399                                                count);
1400
1401                        dma_sync_single_for_device(port->dev, pdc->dma_addr,
1402                                        pdc->dma_size, DMA_FROM_DEVICE);
1403
1404                        port->icount.rx += count;
1405                        pdc->ofs = head;
1406                }
1407
1408                /*
1409                 * If the current buffer is full, we need to check if
1410                 * the next one contains any additional data.
1411                 */
1412                if (head >= pdc->dma_size) {
1413                        pdc->ofs = 0;
1414                        UART_PUT_RNPR(port, pdc->dma_addr);
1415                        UART_PUT_RNCR(port, pdc->dma_size);
1416
1417                        rx_idx = !rx_idx;
1418                        atmel_port->pdc_rx_idx = rx_idx;
1419                }
1420        } while (head >= pdc->dma_size);
1421
1422        /*
1423         * Drop the lock here since it might end up calling
1424         * uart_start(), which takes the lock.
1425         */
1426        spin_unlock(&port->lock);
1427        tty_flip_buffer_push(tport);
1428        spin_lock(&port->lock);
1429
1430        UART_PUT_IER(port, ATMEL_US_ENDRX | ATMEL_US_TIMEOUT);
1431}
1432
1433static int atmel_prepare_rx_pdc(struct uart_port *port)
1434{
1435        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1436        int i;
1437
1438        for (i = 0; i < 2; i++) {
1439                struct atmel_dma_buffer *pdc = &atmel_port->pdc_rx[i];
1440
1441                pdc->buf = kmalloc(PDC_BUFFER_SIZE, GFP_KERNEL);
1442                if (pdc->buf == NULL) {
1443                        if (i != 0) {
1444                                dma_unmap_single(port->dev,
1445                                        atmel_port->pdc_rx[0].dma_addr,
1446                                        PDC_BUFFER_SIZE,
1447                                        DMA_FROM_DEVICE);
1448                                kfree(atmel_port->pdc_rx[0].buf);
1449                        }
1450                        atmel_port->use_pdc_rx = 0;
1451                        return -ENOMEM;
1452                }
1453                pdc->dma_addr = dma_map_single(port->dev,
1454                                                pdc->buf,
1455                                                PDC_BUFFER_SIZE,
1456                                                DMA_FROM_DEVICE);
1457                pdc->dma_size = PDC_BUFFER_SIZE;
1458                pdc->ofs = 0;
1459        }
1460
1461        atmel_port->pdc_rx_idx = 0;
1462
1463        UART_PUT_RPR(port, atmel_port->pdc_rx[0].dma_addr);
1464        UART_PUT_RCR(port, PDC_BUFFER_SIZE);
1465
1466        UART_PUT_RNPR(port, atmel_port->pdc_rx[1].dma_addr);
1467        UART_PUT_RNCR(port, PDC_BUFFER_SIZE);
1468
1469        return 0;
1470}
1471
1472/*
1473 * tasklet handling tty stuff outside the interrupt handler.
1474 */
1475static void atmel_tasklet_func(unsigned long data)
1476{
1477        struct uart_port *port = (struct uart_port *)data;
1478        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1479        unsigned int status;
1480        unsigned int status_change;
1481
1482        /* The interrupt handler does not take the lock */
1483        spin_lock(&port->lock);
1484
1485        atmel_port->schedule_tx(port);
1486
1487        status = atmel_port->irq_status;
1488        status_change = status ^ atmel_port->irq_status_prev;
1489
1490        if (status_change & (ATMEL_US_RI | ATMEL_US_DSR
1491                                | ATMEL_US_DCD | ATMEL_US_CTS)) {
1492                /* TODO: All reads to CSR will clear these interrupts! */
1493                if (status_change & ATMEL_US_RI)
1494                        port->icount.rng++;
1495                if (status_change & ATMEL_US_DSR)
1496                        port->icount.dsr++;
1497                if (status_change & ATMEL_US_DCD)
1498                        uart_handle_dcd_change(port, !(status & ATMEL_US_DCD));
1499                if (status_change & ATMEL_US_CTS)
1500                        uart_handle_cts_change(port, !(status & ATMEL_US_CTS));
1501
1502                wake_up_interruptible(&port->state->port.delta_msr_wait);
1503
1504                atmel_port->irq_status_prev = status;
1505        }
1506
1507        atmel_port->schedule_rx(port);
1508
1509        spin_unlock(&port->lock);
1510}
1511
1512static int atmel_init_property(struct atmel_uart_port *atmel_port,
1513                                struct platform_device *pdev)
1514{
1515        struct device_node *np = pdev->dev.of_node;
1516        struct atmel_uart_data *pdata = dev_get_platdata(&pdev->dev);
1517
1518        if (np) {
1519                /* DMA/PDC usage specification */
1520                if (of_get_property(np, "atmel,use-dma-rx", NULL)) {
1521                        if (of_get_property(np, "dmas", NULL)) {
1522                                atmel_port->use_dma_rx  = true;
1523                                atmel_port->use_pdc_rx  = false;
1524                        } else {
1525                                atmel_port->use_dma_rx  = false;
1526                                atmel_port->use_pdc_rx  = true;
1527                        }
1528                } else {
1529                        atmel_port->use_dma_rx  = false;
1530                        atmel_port->use_pdc_rx  = false;
1531                }
1532
1533                if (of_get_property(np, "atmel,use-dma-tx", NULL)) {
1534                        if (of_get_property(np, "dmas", NULL)) {
1535                                atmel_port->use_dma_tx  = true;
1536                                atmel_port->use_pdc_tx  = false;
1537                        } else {
1538                                atmel_port->use_dma_tx  = false;
1539                                atmel_port->use_pdc_tx  = true;
1540                        }
1541                } else {
1542                        atmel_port->use_dma_tx  = false;
1543                        atmel_port->use_pdc_tx  = false;
1544                }
1545
1546        } else {
1547                atmel_port->use_pdc_rx  = pdata->use_dma_rx;
1548                atmel_port->use_pdc_tx  = pdata->use_dma_tx;
1549                atmel_port->use_dma_rx  = false;
1550                atmel_port->use_dma_tx  = false;
1551        }
1552
1553        return 0;
1554}
1555
1556static void atmel_init_rs485(struct atmel_uart_port *atmel_port,
1557                                struct platform_device *pdev)
1558{
1559        struct device_node *np = pdev->dev.of_node;
1560        struct atmel_uart_data *pdata = dev_get_platdata(&pdev->dev);
1561
1562        if (np) {
1563                u32 rs485_delay[2];
1564                /* rs485 properties */
1565                if (of_property_read_u32_array(np, "rs485-rts-delay",
1566                                        rs485_delay, 2) == 0) {
1567                        struct serial_rs485 *rs485conf = &atmel_port->rs485;
1568
1569                        rs485conf->delay_rts_before_send = rs485_delay[0];
1570                        rs485conf->delay_rts_after_send = rs485_delay[1];
1571                        rs485conf->flags = 0;
1572
1573                if (of_get_property(np, "rs485-rx-during-tx", NULL))
1574                        rs485conf->flags |= SER_RS485_RX_DURING_TX;
1575
1576                if (of_get_property(np, "linux,rs485-enabled-at-boot-time",
1577                                                                NULL))
1578                        rs485conf->flags |= SER_RS485_ENABLED;
1579                }
1580        } else {
1581                atmel_port->rs485       = pdata->rs485;
1582        }
1583
1584}
1585
1586static void atmel_set_ops(struct uart_port *port)
1587{
1588        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1589
1590        if (atmel_use_dma_rx(port)) {
1591                atmel_port->prepare_rx = &atmel_prepare_rx_dma;
1592                atmel_port->schedule_rx = &atmel_rx_from_dma;
1593                atmel_port->release_rx = &atmel_release_rx_dma;
1594        } else if (atmel_use_pdc_rx(port)) {
1595                atmel_port->prepare_rx = &atmel_prepare_rx_pdc;
1596                atmel_port->schedule_rx = &atmel_rx_from_pdc;
1597                atmel_port->release_rx = &atmel_release_rx_pdc;
1598        } else {
1599                atmel_port->prepare_rx = NULL;
1600                atmel_port->schedule_rx = &atmel_rx_from_ring;
1601                atmel_port->release_rx = NULL;
1602        }
1603
1604        if (atmel_use_dma_tx(port)) {
1605                atmel_port->prepare_tx = &atmel_prepare_tx_dma;
1606                atmel_port->schedule_tx = &atmel_tx_dma;
1607                atmel_port->release_tx = &atmel_release_tx_dma;
1608        } else if (atmel_use_pdc_tx(port)) {
1609                atmel_port->prepare_tx = &atmel_prepare_tx_pdc;
1610                atmel_port->schedule_tx = &atmel_tx_pdc;
1611                atmel_port->release_tx = &atmel_release_tx_pdc;
1612        } else {
1613                atmel_port->prepare_tx = NULL;
1614                atmel_port->schedule_tx = &atmel_tx_chars;
1615                atmel_port->release_tx = NULL;
1616        }
1617}
1618
1619/*
1620 * Get ip name usart or uart
1621 */
1622static void atmel_get_ip_name(struct uart_port *port)
1623{
1624        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1625        int name = UART_GET_IP_NAME(port);
1626        u32 version;
1627        int usart, uart;
1628        /* usart and uart ascii */
1629        usart = 0x55534152;
1630        uart = 0x44424755;
1631
1632        atmel_port->is_usart = false;
1633
1634        if (name == usart) {
1635                dev_dbg(port->dev, "This is usart\n");
1636                atmel_port->is_usart = true;
1637        } else if (name == uart) {
1638                dev_dbg(port->dev, "This is uart\n");
1639                atmel_port->is_usart = false;
1640        } else {
1641                /* fallback for older SoCs: use version field */
1642                version = UART_GET_IP_VERSION(port);
1643                switch (version) {
1644                case 0x302:
1645                case 0x10213:
1646                        dev_dbg(port->dev, "This version is usart\n");
1647                        atmel_port->is_usart = true;
1648                        break;
1649                case 0x203:
1650                case 0x10202:
1651                        dev_dbg(port->dev, "This version is uart\n");
1652                        atmel_port->is_usart = false;
1653                        break;
1654                default:
1655                        dev_err(port->dev, "Not supported ip name nor version, set to uart\n");
1656                }
1657        }
1658}
1659
1660static void atmel_free_gpio_irq(struct uart_port *port)
1661{
1662        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1663        enum mctrl_gpio_idx i;
1664
1665        for (i = 0; i < UART_GPIO_MAX; i++)
1666                if (atmel_port->gpio_irq[i] >= 0)
1667                        free_irq(atmel_port->gpio_irq[i], port);
1668}
1669
1670static int atmel_request_gpio_irq(struct uart_port *port)
1671{
1672        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1673        int *irq = atmel_port->gpio_irq;
1674        enum mctrl_gpio_idx i;
1675        int err = 0;
1676
1677        for (i = 0; (i < UART_GPIO_MAX) && !err; i++) {
1678                if (irq[i] < 0)
1679                        continue;
1680
1681                irq_set_status_flags(irq[i], IRQ_NOAUTOEN);
1682                err = request_irq(irq[i], atmel_interrupt, IRQ_TYPE_EDGE_BOTH,
1683                                  "atmel_serial", port);
1684                if (err)
1685                        dev_err(port->dev, "atmel_startup - Can't get %d irq\n",
1686                                irq[i]);
1687        }
1688
1689        /*
1690         * If something went wrong, rollback.
1691         */
1692        while (err && (--i >= 0))
1693                if (irq[i] >= 0)
1694                        free_irq(irq[i], port);
1695
1696        return err;
1697}
1698
1699/*
1700 * Perform initialization and enable port for reception
1701 */
1702static int atmel_startup(struct uart_port *port)
1703{
1704        struct platform_device *pdev = to_platform_device(port->dev);
1705        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1706        struct tty_struct *tty = port->state->port.tty;
1707        int retval;
1708
1709        /*
1710         * Ensure that no interrupts are enabled otherwise when
1711         * request_irq() is called we could get stuck trying to
1712         * handle an unexpected interrupt
1713         */
1714        UART_PUT_IDR(port, -1);
1715        atmel_port->ms_irq_enabled = false;
1716
1717        /*
1718         * Allocate the IRQ
1719         */
1720        retval = request_irq(port->irq, atmel_interrupt, IRQF_SHARED,
1721                        tty ? tty->name : "atmel_serial", port);
1722        if (retval) {
1723                dev_err(port->dev, "atmel_startup - Can't get irq\n");
1724                return retval;
1725        }
1726
1727        /*
1728         * Get the GPIO lines IRQ
1729         */
1730        retval = atmel_request_gpio_irq(port);
1731        if (retval)
1732                goto free_irq;
1733
1734        /*
1735         * Initialize DMA (if necessary)
1736         */
1737        atmel_init_property(atmel_port, pdev);
1738
1739        if (atmel_port->prepare_rx) {
1740                retval = atmel_port->prepare_rx(port);
1741                if (retval < 0)
1742                        atmel_set_ops(port);
1743        }
1744
1745        if (atmel_port->prepare_tx) {
1746                retval = atmel_port->prepare_tx(port);
1747                if (retval < 0)
1748                        atmel_set_ops(port);
1749        }
1750
1751        /* Save current CSR for comparison in atmel_tasklet_func() */
1752        atmel_port->irq_status_prev = atmel_get_lines_status(port);
1753        atmel_port->irq_status = atmel_port->irq_status_prev;
1754
1755        /*
1756         * Finally, enable the serial port
1757         */
1758        UART_PUT_CR(port, ATMEL_US_RSTSTA | ATMEL_US_RSTRX);
1759        /* enable xmit & rcvr */
1760        UART_PUT_CR(port, ATMEL_US_TXEN | ATMEL_US_RXEN);
1761
1762        setup_timer(&atmel_port->uart_timer,
1763                        atmel_uart_timer_callback,
1764                        (unsigned long)port);
1765
1766        if (atmel_use_pdc_rx(port)) {
1767                /* set UART timeout */
1768                if (!atmel_port->is_usart) {
1769                        mod_timer(&atmel_port->uart_timer,
1770                                        jiffies + uart_poll_timeout(port));
1771                /* set USART timeout */
1772                } else {
1773                        UART_PUT_RTOR(port, PDC_RX_TIMEOUT);
1774                        UART_PUT_CR(port, ATMEL_US_STTTO);
1775
1776                        UART_PUT_IER(port, ATMEL_US_ENDRX | ATMEL_US_TIMEOUT);
1777                }
1778                /* enable PDC controller */
1779                UART_PUT_PTCR(port, ATMEL_PDC_RXTEN);
1780        } else if (atmel_use_dma_rx(port)) {
1781                /* set UART timeout */
1782                if (!atmel_port->is_usart) {
1783                        mod_timer(&atmel_port->uart_timer,
1784                                        jiffies + uart_poll_timeout(port));
1785                /* set USART timeout */
1786                } else {
1787                        UART_PUT_RTOR(port, PDC_RX_TIMEOUT);
1788                        UART_PUT_CR(port, ATMEL_US_STTTO);
1789
1790                        UART_PUT_IER(port, ATMEL_US_TIMEOUT);
1791                }
1792        } else {
1793                /* enable receive only */
1794                UART_PUT_IER(port, ATMEL_US_RXRDY);
1795        }
1796
1797        return 0;
1798
1799free_irq:
1800        free_irq(port->irq, port);
1801
1802        return retval;
1803}
1804
1805/*
1806 * Disable the port
1807 */
1808static void atmel_shutdown(struct uart_port *port)
1809{
1810        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1811
1812        /*
1813         * Prevent any tasklets being scheduled during
1814         * cleanup
1815         */
1816        del_timer_sync(&atmel_port->uart_timer);
1817
1818        /*
1819         * Clear out any scheduled tasklets before
1820         * we destroy the buffers
1821         */
1822        tasklet_kill(&atmel_port->tasklet);
1823
1824        /*
1825         * Ensure everything is stopped and
1826         * disable all interrupts, port and break condition.
1827         */
1828        atmel_stop_rx(port);
1829        atmel_stop_tx(port);
1830
1831        UART_PUT_CR(port, ATMEL_US_RSTSTA);
1832        UART_PUT_IDR(port, -1);
1833
1834
1835        /*
1836         * Shut-down the DMA.
1837         */
1838        if (atmel_port->release_rx)
1839                atmel_port->release_rx(port);
1840        if (atmel_port->release_tx)
1841                atmel_port->release_tx(port);
1842
1843        /*
1844         * Reset ring buffer pointers
1845         */
1846        atmel_port->rx_ring.head = 0;
1847        atmel_port->rx_ring.tail = 0;
1848
1849        /*
1850         * Free the interrupts
1851         */
1852        free_irq(port->irq, port);
1853        atmel_free_gpio_irq(port);
1854
1855        atmel_port->ms_irq_enabled = false;
1856}
1857
1858/*
1859 * Flush any TX data submitted for DMA. Called when the TX circular
1860 * buffer is reset.
1861 */
1862static void atmel_flush_buffer(struct uart_port *port)
1863{
1864        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1865
1866        if (atmel_use_pdc_tx(port)) {
1867                UART_PUT_TCR(port, 0);
1868                atmel_port->pdc_tx.ofs = 0;
1869        }
1870        /*
1871         * in uart_flush_buffer(), the xmit circular buffer has just
1872         * been cleared, so we have to reset tx_len accordingly.
1873         */
1874        atmel_port->tx_len = 0;
1875}
1876
1877/*
1878 * Power / Clock management.
1879 */
1880static void atmel_serial_pm(struct uart_port *port, unsigned int state,
1881                            unsigned int oldstate)
1882{
1883        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1884
1885        switch (state) {
1886        case 0:
1887                /*
1888                 * Enable the peripheral clock for this serial port.
1889                 * This is called on uart_open() or a resume event.
1890                 */
1891                clk_prepare_enable(atmel_port->clk);
1892
1893                /* re-enable interrupts if we disabled some on suspend */
1894                UART_PUT_IER(port, atmel_port->backup_imr);
1895                break;
1896        case 3:
1897                /* Back up the interrupt mask and disable all interrupts */
1898                atmel_port->backup_imr = UART_GET_IMR(port);
1899                UART_PUT_IDR(port, -1);
1900
1901                /*
1902                 * Disable the peripheral clock for this serial port.
1903                 * This is called on uart_close() or a suspend event.
1904                 */
1905                clk_disable_unprepare(atmel_port->clk);
1906                break;
1907        default:
1908                dev_err(port->dev, "atmel_serial: unknown pm %d\n", state);
1909        }
1910}
1911
1912/*
1913 * Change the port parameters
1914 */
1915static void atmel_set_termios(struct uart_port *port, struct ktermios *termios,
1916                              struct ktermios *old)
1917{
1918        unsigned long flags;
1919        unsigned int mode, imr, quot, baud;
1920        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1921
1922        /* Get current mode register */
1923        mode = UART_GET_MR(port) & ~(ATMEL_US_USCLKS | ATMEL_US_CHRL
1924                                        | ATMEL_US_NBSTOP | ATMEL_US_PAR
1925                                        | ATMEL_US_USMODE);
1926
1927        baud = uart_get_baud_rate(port, termios, old, 0, port->uartclk / 16);
1928        quot = uart_get_divisor(port, baud);
1929
1930        if (quot > 65535) {     /* BRGR is 16-bit, so switch to slower clock */
1931                quot /= 8;
1932                mode |= ATMEL_US_USCLKS_MCK_DIV8;
1933        }
1934
1935        /* byte size */
1936        switch (termios->c_cflag & CSIZE) {
1937        case CS5:
1938                mode |= ATMEL_US_CHRL_5;
1939                break;
1940        case CS6:
1941                mode |= ATMEL_US_CHRL_6;
1942                break;
1943        case CS7:
1944                mode |= ATMEL_US_CHRL_7;
1945                break;
1946        default:
1947                mode |= ATMEL_US_CHRL_8;
1948                break;
1949        }
1950
1951        /* stop bits */
1952        if (termios->c_cflag & CSTOPB)
1953                mode |= ATMEL_US_NBSTOP_2;
1954
1955        /* parity */
1956        if (termios->c_cflag & PARENB) {
1957                /* Mark or Space parity */
1958                if (termios->c_cflag & CMSPAR) {
1959                        if (termios->c_cflag & PARODD)
1960                                mode |= ATMEL_US_PAR_MARK;
1961                        else
1962                                mode |= ATMEL_US_PAR_SPACE;
1963                } else if (termios->c_cflag & PARODD)
1964                        mode |= ATMEL_US_PAR_ODD;
1965                else
1966                        mode |= ATMEL_US_PAR_EVEN;
1967        } else
1968                mode |= ATMEL_US_PAR_NONE;
1969
1970        /* hardware handshake (RTS/CTS) */
1971        if (termios->c_cflag & CRTSCTS)
1972                mode |= ATMEL_US_USMODE_HWHS;
1973        else
1974                mode |= ATMEL_US_USMODE_NORMAL;
1975
1976        spin_lock_irqsave(&port->lock, flags);
1977
1978        port->read_status_mask = ATMEL_US_OVRE;
1979        if (termios->c_iflag & INPCK)
1980                port->read_status_mask |= (ATMEL_US_FRAME | ATMEL_US_PARE);
1981        if (termios->c_iflag & (IGNBRK | BRKINT | PARMRK))
1982                port->read_status_mask |= ATMEL_US_RXBRK;
1983
1984        if (atmel_use_pdc_rx(port))
1985                /* need to enable error interrupts */
1986                UART_PUT_IER(port, port->read_status_mask);
1987
1988        /*
1989         * Characters to ignore
1990         */
1991        port->ignore_status_mask = 0;
1992        if (termios->c_iflag & IGNPAR)
1993                port->ignore_status_mask |= (ATMEL_US_FRAME | ATMEL_US_PARE);
1994        if (termios->c_iflag & IGNBRK) {
1995                port->ignore_status_mask |= ATMEL_US_RXBRK;
1996                /*
1997                 * If we're ignoring parity and break indicators,
1998                 * ignore overruns too (for real raw support).
1999                 */
2000                if (termios->c_iflag & IGNPAR)
2001                        port->ignore_status_mask |= ATMEL_US_OVRE;
2002        }
2003        /* TODO: Ignore all characters if CREAD is set.*/
2004
2005        /* update the per-port timeout */
2006        uart_update_timeout(port, termios->c_cflag, baud);
2007
2008        /*
2009         * save/disable interrupts. The tty layer will ensure that the
2010         * transmitter is empty if requested by the caller, so there's
2011         * no need to wait for it here.
2012         */
2013        imr = UART_GET_IMR(port);
2014        UART_PUT_IDR(port, -1);
2015
2016        /* disable receiver and transmitter */
2017        UART_PUT_CR(port, ATMEL_US_TXDIS | ATMEL_US_RXDIS);
2018
2019        /* Resetting serial mode to RS232 (0x0) */
2020        mode &= ~ATMEL_US_USMODE;
2021
2022        if (atmel_port->rs485.flags & SER_RS485_ENABLED) {
2023                UART_PUT_TTGR(port, atmel_port->rs485.delay_rts_after_send);
2024                mode |= ATMEL_US_USMODE_RS485;
2025        }
2026
2027        /* set the parity, stop bits and data size */
2028        UART_PUT_MR(port, mode);
2029
2030        /* set the baud rate */
2031        UART_PUT_BRGR(port, quot);
2032        UART_PUT_CR(port, ATMEL_US_RSTSTA | ATMEL_US_RSTRX);
2033        UART_PUT_CR(port, ATMEL_US_TXEN | ATMEL_US_RXEN);
2034
2035        /* restore interrupts */
2036        UART_PUT_IER(port, imr);
2037
2038        /* CTS flow-control and modem-status interrupts */
2039        if (UART_ENABLE_MS(port, termios->c_cflag))
2040                atmel_enable_ms(port);
2041        else
2042                atmel_disable_ms(port);
2043
2044        spin_unlock_irqrestore(&port->lock, flags);
2045}
2046
2047static void atmel_set_ldisc(struct uart_port *port, int new)
2048{
2049        if (new == N_PPS) {
2050                port->flags |= UPF_HARDPPS_CD;
2051                atmel_enable_ms(port);
2052        } else {
2053                port->flags &= ~UPF_HARDPPS_CD;
2054        }
2055}
2056
2057/*
2058 * Return string describing the specified port
2059 */
2060static const char *atmel_type(struct uart_port *port)
2061{
2062        return (port->type == PORT_ATMEL) ? "ATMEL_SERIAL" : NULL;
2063}
2064
2065/*
2066 * Release the memory region(s) being used by 'port'.
2067 */
2068static void atmel_release_port(struct uart_port *port)
2069{
2070        struct platform_device *pdev = to_platform_device(port->dev);
2071        int size = pdev->resource[0].end - pdev->resource[0].start + 1;
2072
2073        release_mem_region(port->mapbase, size);
2074
2075        if (port->flags & UPF_IOREMAP) {
2076                iounmap(port->membase);
2077                port->membase = NULL;
2078        }
2079}
2080
2081/*
2082 * Request the memory region(s) being used by 'port'.
2083 */
2084static int atmel_request_port(struct uart_port *port)
2085{
2086        struct platform_device *pdev = to_platform_device(port->dev);
2087        int size = pdev->resource[0].end - pdev->resource[0].start + 1;
2088
2089        if (!request_mem_region(port->mapbase, size, "atmel_serial"))
2090                return -EBUSY;
2091
2092        if (port->flags & UPF_IOREMAP) {
2093                port->membase = ioremap(port->mapbase, size);
2094                if (port->membase == NULL) {
2095                        release_mem_region(port->mapbase, size);
2096                        return -ENOMEM;
2097                }
2098        }
2099
2100        return 0;
2101}
2102
2103/*
2104 * Configure/autoconfigure the port.
2105 */
2106static void atmel_config_port(struct uart_port *port, int flags)
2107{
2108        if (flags & UART_CONFIG_TYPE) {
2109                port->type = PORT_ATMEL;
2110                atmel_request_port(port);
2111        }
2112}
2113
2114/*
2115 * Verify the new serial_struct (for TIOCSSERIAL).
2116 */
2117static int atmel_verify_port(struct uart_port *port, struct serial_struct *ser)
2118{
2119        int ret = 0;
2120        if (ser->type != PORT_UNKNOWN && ser->type != PORT_ATMEL)
2121                ret = -EINVAL;
2122        if (port->irq != ser->irq)
2123                ret = -EINVAL;
2124        if (ser->io_type != SERIAL_IO_MEM)
2125                ret = -EINVAL;
2126        if (port->uartclk / 16 != ser->baud_base)
2127                ret = -EINVAL;
2128        if ((void *)port->mapbase != ser->iomem_base)
2129                ret = -EINVAL;
2130        if (port->iobase != ser->port)
2131                ret = -EINVAL;
2132        if (ser->hub6 != 0)
2133                ret = -EINVAL;
2134        return ret;
2135}
2136
2137#ifdef CONFIG_CONSOLE_POLL
2138static int atmel_poll_get_char(struct uart_port *port)
2139{
2140        while (!(UART_GET_CSR(port) & ATMEL_US_RXRDY))
2141                cpu_relax();
2142
2143        return UART_GET_CHAR(port);
2144}
2145
2146static void atmel_poll_put_char(struct uart_port *port, unsigned char ch)
2147{
2148        while (!(UART_GET_CSR(port) & ATMEL_US_TXRDY))
2149                cpu_relax();
2150
2151        UART_PUT_CHAR(port, ch);
2152}
2153#endif
2154
2155static int
2156atmel_ioctl(struct uart_port *port, unsigned int cmd, unsigned long arg)
2157{
2158        struct serial_rs485 rs485conf;
2159
2160        switch (cmd) {
2161        case TIOCSRS485:
2162                if (copy_from_user(&rs485conf, (struct serial_rs485 *) arg,
2163                                        sizeof(rs485conf)))
2164                        return -EFAULT;
2165
2166                atmel_config_rs485(port, &rs485conf);
2167                break;
2168
2169        case TIOCGRS485:
2170                if (copy_to_user((struct serial_rs485 *) arg,
2171                                        &(to_atmel_uart_port(port)->rs485),
2172                                        sizeof(rs485conf)))
2173                        return -EFAULT;
2174                break;
2175
2176        default:
2177                return -ENOIOCTLCMD;
2178        }
2179        return 0;
2180}
2181
2182
2183
2184static struct uart_ops atmel_pops = {
2185        .tx_empty       = atmel_tx_empty,
2186        .set_mctrl      = atmel_set_mctrl,
2187        .get_mctrl      = atmel_get_mctrl,
2188        .stop_tx        = atmel_stop_tx,
2189        .start_tx       = atmel_start_tx,
2190        .stop_rx        = atmel_stop_rx,
2191        .enable_ms      = atmel_enable_ms,
2192        .break_ctl      = atmel_break_ctl,
2193        .startup        = atmel_startup,
2194        .shutdown       = atmel_shutdown,
2195        .flush_buffer   = atmel_flush_buffer,
2196        .set_termios    = atmel_set_termios,
2197        .set_ldisc      = atmel_set_ldisc,
2198        .type           = atmel_type,
2199        .release_port   = atmel_release_port,
2200        .request_port   = atmel_request_port,
2201        .config_port    = atmel_config_port,
2202        .verify_port    = atmel_verify_port,
2203        .pm             = atmel_serial_pm,
2204        .ioctl          = atmel_ioctl,
2205#ifdef CONFIG_CONSOLE_POLL
2206        .poll_get_char  = atmel_poll_get_char,
2207        .poll_put_char  = atmel_poll_put_char,
2208#endif
2209};
2210
2211/*
2212 * Configure the port from the platform device resource info.
2213 */
2214static int atmel_init_port(struct atmel_uart_port *atmel_port,
2215                                      struct platform_device *pdev)
2216{
2217        int ret;
2218        struct uart_port *port = &atmel_port->uart;
2219        struct atmel_uart_data *pdata = dev_get_platdata(&pdev->dev);
2220
2221        if (!atmel_init_property(atmel_port, pdev))
2222                atmel_set_ops(port);
2223
2224        atmel_init_rs485(atmel_port, pdev);
2225
2226        port->iotype            = UPIO_MEM;
2227        port->flags             = UPF_BOOT_AUTOCONF;
2228        port->ops               = &atmel_pops;
2229        port->fifosize          = 1;
2230        port->dev               = &pdev->dev;
2231        port->mapbase   = pdev->resource[0].start;
2232        port->irq       = pdev->resource[1].start;
2233
2234        tasklet_init(&atmel_port->tasklet, atmel_tasklet_func,
2235                        (unsigned long)port);
2236
2237        memset(&atmel_port->rx_ring, 0, sizeof(atmel_port->rx_ring));
2238
2239        if (pdata && pdata->regs) {
2240                /* Already mapped by setup code */
2241                port->membase = pdata->regs;
2242        } else {
2243                port->flags     |= UPF_IOREMAP;
2244                port->membase   = NULL;
2245        }
2246
2247        /* for console, the clock could already be configured */
2248        if (!atmel_port->clk) {
2249                atmel_port->clk = clk_get(&pdev->dev, "usart");
2250                if (IS_ERR(atmel_port->clk)) {
2251                        ret = PTR_ERR(atmel_port->clk);
2252                        atmel_port->clk = NULL;
2253                        return ret;
2254                }
2255                ret = clk_prepare_enable(atmel_port->clk);
2256                if (ret) {
2257                        clk_put(atmel_port->clk);
2258                        atmel_port->clk = NULL;
2259                        return ret;
2260                }
2261                port->uartclk = clk_get_rate(atmel_port->clk);
2262                clk_disable_unprepare(atmel_port->clk);
2263                /* only enable clock when USART is in use */
2264        }
2265
2266        /* Use TXEMPTY for interrupt when rs485 else TXRDY or ENDTX|TXBUFE */
2267        if (atmel_port->rs485.flags & SER_RS485_ENABLED)
2268                atmel_port->tx_done_mask = ATMEL_US_TXEMPTY;
2269        else if (atmel_use_pdc_tx(port)) {
2270                port->fifosize = PDC_BUFFER_SIZE;
2271                atmel_port->tx_done_mask = ATMEL_US_ENDTX | ATMEL_US_TXBUFE;
2272        } else {
2273                atmel_port->tx_done_mask = ATMEL_US_TXRDY;
2274        }
2275
2276        return 0;
2277}
2278
2279struct platform_device *atmel_default_console_device;   /* the serial console device */
2280
2281#ifdef CONFIG_SERIAL_ATMEL_CONSOLE
2282static void atmel_console_putchar(struct uart_port *port, int ch)
2283{
2284        while (!(UART_GET_CSR(port) & ATMEL_US_TXRDY))
2285                cpu_relax();
2286        UART_PUT_CHAR(port, ch);
2287}
2288
2289/*
2290 * Interrupts are disabled on entering
2291 */
2292static void atmel_console_write(struct console *co, const char *s, u_int count)
2293{
2294        struct uart_port *port = &atmel_ports[co->index].uart;
2295        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
2296        unsigned int status, imr;
2297        unsigned int pdc_tx;
2298
2299        /*
2300         * First, save IMR and then disable interrupts
2301         */
2302        imr = UART_GET_IMR(port);
2303        UART_PUT_IDR(port, ATMEL_US_RXRDY | atmel_port->tx_done_mask);
2304
2305        /* Store PDC transmit status and disable it */
2306        pdc_tx = UART_GET_PTSR(port) & ATMEL_PDC_TXTEN;
2307        UART_PUT_PTCR(port, ATMEL_PDC_TXTDIS);
2308
2309        uart_console_write(port, s, count, atmel_console_putchar);
2310
2311        /*
2312         * Finally, wait for transmitter to become empty
2313         * and restore IMR
2314         */
2315        do {
2316                status = UART_GET_CSR(port);
2317        } while (!(status & ATMEL_US_TXRDY));
2318
2319        /* Restore PDC transmit status */
2320        if (pdc_tx)
2321                UART_PUT_PTCR(port, ATMEL_PDC_TXTEN);
2322
2323        /* set interrupts back the way they were */
2324        UART_PUT_IER(port, imr);
2325}
2326
2327/*
2328 * If the port was already initialised (eg, by a boot loader),
2329 * try to determine the current setup.
2330 */
2331static void __init atmel_console_get_options(struct uart_port *port, int *baud,
2332                                             int *parity, int *bits)
2333{
2334        unsigned int mr, quot;
2335
2336        /*
2337         * If the baud rate generator isn't running, the port wasn't
2338         * initialized by the boot loader.
2339         */
2340        quot = UART_GET_BRGR(port) & ATMEL_US_CD;
2341        if (!quot)
2342                return;
2343
2344        mr = UART_GET_MR(port) & ATMEL_US_CHRL;
2345        if (mr == ATMEL_US_CHRL_8)
2346                *bits = 8;
2347        else
2348                *bits = 7;
2349
2350        mr = UART_GET_MR(port) & ATMEL_US_PAR;
2351        if (mr == ATMEL_US_PAR_EVEN)
2352                *parity = 'e';
2353        else if (mr == ATMEL_US_PAR_ODD)
2354                *parity = 'o';
2355
2356        /*
2357         * The serial core only rounds down when matching this to a
2358         * supported baud rate. Make sure we don't end up slightly
2359         * lower than one of those, as it would make us fall through
2360         * to a much lower baud rate than we really want.
2361         */
2362        *baud = port->uartclk / (16 * (quot - 1));
2363}
2364
2365static int __init atmel_console_setup(struct console *co, char *options)
2366{
2367        int ret;
2368        struct uart_port *port = &atmel_ports[co->index].uart;
2369        int baud = 115200;
2370        int bits = 8;
2371        int parity = 'n';
2372        int flow = 'n';
2373
2374        if (port->membase == NULL) {
2375                /* Port not initialized yet - delay setup */
2376                return -ENODEV;
2377        }
2378
2379        ret = clk_prepare_enable(atmel_ports[co->index].clk);
2380        if (ret)
2381                return ret;
2382
2383        UART_PUT_IDR(port, -1);
2384        UART_PUT_CR(port, ATMEL_US_RSTSTA | ATMEL_US_RSTRX);
2385        UART_PUT_CR(port, ATMEL_US_TXEN | ATMEL_US_RXEN);
2386
2387        if (options)
2388                uart_parse_options(options, &baud, &parity, &bits, &flow);
2389        else
2390                atmel_console_get_options(port, &baud, &parity, &bits);
2391
2392        return uart_set_options(port, co, baud, parity, bits, flow);
2393}
2394
2395static struct uart_driver atmel_uart;
2396
2397static struct console atmel_console = {
2398        .name           = ATMEL_DEVICENAME,
2399        .write          = atmel_console_write,
2400        .device         = uart_console_device,
2401        .setup          = atmel_console_setup,
2402        .flags          = CON_PRINTBUFFER,
2403        .index          = -1,
2404        .data           = &atmel_uart,
2405};
2406
2407#define ATMEL_CONSOLE_DEVICE    (&atmel_console)
2408
2409/*
2410 * Early console initialization (before VM subsystem initialized).
2411 */
2412static int __init atmel_console_init(void)
2413{
2414        int ret;
2415        if (atmel_default_console_device) {
2416                struct atmel_uart_data *pdata =
2417                        dev_get_platdata(&atmel_default_console_device->dev);
2418                int id = pdata->num;
2419                struct atmel_uart_port *port = &atmel_ports[id];
2420
2421                port->backup_imr = 0;
2422                port->uart.line = id;
2423
2424                add_preferred_console(ATMEL_DEVICENAME, id, NULL);
2425                ret = atmel_init_port(port, atmel_default_console_device);
2426                if (ret)
2427                        return ret;
2428                register_console(&atmel_console);
2429        }
2430
2431        return 0;
2432}
2433
2434console_initcall(atmel_console_init);
2435
2436/*
2437 * Late console initialization.
2438 */
2439static int __init atmel_late_console_init(void)
2440{
2441        if (atmel_default_console_device
2442            && !(atmel_console.flags & CON_ENABLED))
2443                register_console(&atmel_console);
2444
2445        return 0;
2446}
2447
2448core_initcall(atmel_late_console_init);
2449
2450static inline bool atmel_is_console_port(struct uart_port *port)
2451{
2452        return port->cons && port->cons->index == port->line;
2453}
2454
2455#else
2456#define ATMEL_CONSOLE_DEVICE    NULL
2457
2458static inline bool atmel_is_console_port(struct uart_port *port)
2459{
2460        return false;
2461}
2462#endif
2463
2464static struct uart_driver atmel_uart = {
2465        .owner          = THIS_MODULE,
2466        .driver_name    = "atmel_serial",
2467        .dev_name       = ATMEL_DEVICENAME,
2468        .major          = SERIAL_ATMEL_MAJOR,
2469        .minor          = MINOR_START,
2470        .nr             = ATMEL_MAX_UART,
2471        .cons           = ATMEL_CONSOLE_DEVICE,
2472};
2473
2474#ifdef CONFIG_PM
2475static bool atmel_serial_clk_will_stop(void)
2476{
2477#ifdef CONFIG_ARCH_AT91
2478        return at91_suspend_entering_slow_clock();
2479#else
2480        return false;
2481#endif
2482}
2483
2484static int atmel_serial_suspend(struct platform_device *pdev,
2485                                pm_message_t state)
2486{
2487        struct uart_port *port = platform_get_drvdata(pdev);
2488        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
2489
2490        if (atmel_is_console_port(port) && console_suspend_enabled) {
2491                /* Drain the TX shifter */
2492                while (!(UART_GET_CSR(port) & ATMEL_US_TXEMPTY))
2493                        cpu_relax();
2494        }
2495
2496        /* we can not wake up if we're running on slow clock */
2497        atmel_port->may_wakeup = device_may_wakeup(&pdev->dev);
2498        if (atmel_serial_clk_will_stop())
2499                device_set_wakeup_enable(&pdev->dev, 0);
2500
2501        uart_suspend_port(&atmel_uart, port);
2502
2503        return 0;
2504}
2505
2506static int atmel_serial_resume(struct platform_device *pdev)
2507{
2508        struct uart_port *port = platform_get_drvdata(pdev);
2509        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
2510
2511        uart_resume_port(&atmel_uart, port);
2512        device_set_wakeup_enable(&pdev->dev, atmel_port->may_wakeup);
2513
2514        return 0;
2515}
2516#else
2517#define atmel_serial_suspend NULL
2518#define atmel_serial_resume NULL
2519#endif
2520
2521static int atmel_init_gpios(struct atmel_uart_port *p, struct device *dev)
2522{
2523        enum mctrl_gpio_idx i;
2524        struct gpio_desc *gpiod;
2525
2526        p->gpios = mctrl_gpio_init(dev, 0);
2527        if (IS_ERR_OR_NULL(p->gpios))
2528                return -1;
2529
2530        for (i = 0; i < UART_GPIO_MAX; i++) {
2531                gpiod = mctrl_gpio_to_gpiod(p->gpios, i);
2532                if (gpiod && (gpiod_get_direction(gpiod) == GPIOF_DIR_IN))
2533                        p->gpio_irq[i] = gpiod_to_irq(gpiod);
2534                else
2535                        p->gpio_irq[i] = -EINVAL;
2536        }
2537
2538        return 0;
2539}
2540
2541static int atmel_serial_probe(struct platform_device *pdev)
2542{
2543        struct atmel_uart_port *port;
2544        struct device_node *np = pdev->dev.of_node;
2545        struct atmel_uart_data *pdata = dev_get_platdata(&pdev->dev);
2546        void *data;
2547        int ret = -ENODEV;
2548
2549        BUILD_BUG_ON(ATMEL_SERIAL_RINGSIZE & (ATMEL_SERIAL_RINGSIZE - 1));
2550
2551        if (np)
2552                ret = of_alias_get_id(np, "serial");
2553        else
2554                if (pdata)
2555                        ret = pdata->num;
2556
2557        if (ret < 0)
2558                /* port id not found in platform data nor device-tree aliases:
2559                 * auto-enumerate it */
2560                ret = find_first_zero_bit(atmel_ports_in_use, ATMEL_MAX_UART);
2561
2562        if (ret >= ATMEL_MAX_UART) {
2563                ret = -ENODEV;
2564                goto err;
2565        }
2566
2567        if (test_and_set_bit(ret, atmel_ports_in_use)) {
2568                /* port already in use */
2569                ret = -EBUSY;
2570                goto err;
2571        }
2572
2573        port = &atmel_ports[ret];
2574        port->backup_imr = 0;
2575        port->uart.line = ret;
2576
2577        ret = atmel_init_gpios(port, &pdev->dev);
2578        if (ret < 0)
2579                dev_err(&pdev->dev, "%s",
2580                        "Failed to initialize GPIOs. The serial port may not work as expected");
2581
2582        ret = atmel_init_port(port, pdev);
2583        if (ret)
2584                goto err_clear_bit;
2585
2586        if (!atmel_use_pdc_rx(&port->uart)) {
2587                ret = -ENOMEM;
2588                data = kmalloc(sizeof(struct atmel_uart_char)
2589                                * ATMEL_SERIAL_RINGSIZE, GFP_KERNEL);
2590                if (!data)
2591                        goto err_alloc_ring;
2592                port->rx_ring.buf = data;
2593        }
2594
2595        ret = uart_add_one_port(&atmel_uart, &port->uart);
2596        if (ret)
2597                goto err_add_port;
2598
2599#ifdef CONFIG_SERIAL_ATMEL_CONSOLE
2600        if (atmel_is_console_port(&port->uart)
2601                        && ATMEL_CONSOLE_DEVICE->flags & CON_ENABLED) {
2602                /*
2603                 * The serial core enabled the clock for us, so undo
2604                 * the clk_prepare_enable() in atmel_console_setup()
2605                 */
2606                clk_disable_unprepare(port->clk);
2607        }
2608#endif
2609
2610        device_init_wakeup(&pdev->dev, 1);
2611        platform_set_drvdata(pdev, port);
2612
2613        if (port->rs485.flags & SER_RS485_ENABLED) {
2614                UART_PUT_MR(&port->uart, ATMEL_US_USMODE_NORMAL);
2615                UART_PUT_CR(&port->uart, ATMEL_US_RTSEN);
2616        }
2617
2618        /*
2619         * Get port name of usart or uart
2620         */
2621        atmel_get_ip_name(&port->uart);
2622
2623        return 0;
2624
2625err_add_port:
2626        kfree(port->rx_ring.buf);
2627        port->rx_ring.buf = NULL;
2628err_alloc_ring:
2629        if (!atmel_is_console_port(&port->uart)) {
2630                clk_put(port->clk);
2631                port->clk = NULL;
2632        }
2633err_clear_bit:
2634        clear_bit(port->uart.line, atmel_ports_in_use);
2635err:
2636        return ret;
2637}
2638
2639static int atmel_serial_remove(struct platform_device *pdev)
2640{
2641        struct uart_port *port = platform_get_drvdata(pdev);
2642        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
2643        int ret = 0;
2644
2645        tasklet_kill(&atmel_port->tasklet);
2646
2647        device_init_wakeup(&pdev->dev, 0);
2648
2649        ret = uart_remove_one_port(&atmel_uart, port);
2650
2651        kfree(atmel_port->rx_ring.buf);
2652
2653        /* "port" is allocated statically, so we shouldn't free it */
2654
2655        clear_bit(port->line, atmel_ports_in_use);
2656
2657        clk_put(atmel_port->clk);
2658
2659        return ret;
2660}
2661
2662static struct platform_driver atmel_serial_driver = {
2663        .probe          = atmel_serial_probe,
2664        .remove         = atmel_serial_remove,
2665        .suspend        = atmel_serial_suspend,
2666        .resume         = atmel_serial_resume,
2667        .driver         = {
2668                .name   = "atmel_usart",
2669                .owner  = THIS_MODULE,
2670                .of_match_table = of_match_ptr(atmel_serial_dt_ids),
2671        },
2672};
2673
2674static int __init atmel_serial_init(void)
2675{
2676        int ret;
2677
2678        ret = uart_register_driver(&atmel_uart);
2679        if (ret)
2680                return ret;
2681
2682        ret = platform_driver_register(&atmel_serial_driver);
2683        if (ret)
2684                uart_unregister_driver(&atmel_uart);
2685
2686        return ret;
2687}
2688
2689static void __exit atmel_serial_exit(void)
2690{
2691        platform_driver_unregister(&atmel_serial_driver);
2692        uart_unregister_driver(&atmel_uart);
2693}
2694
2695module_init(atmel_serial_init);
2696module_exit(atmel_serial_exit);
2697
2698MODULE_AUTHOR("Rick Bronson");
2699MODULE_DESCRIPTION("Atmel AT91 / AT32 serial port driver");
2700MODULE_LICENSE("GPL");
2701MODULE_ALIAS("platform:atmel_usart");
Note: See TracBrowser for help on using the repository browser.