source: src/linux/universal/linux-4.4/drivers/tty/serial/atmel_serial.c @ 31885

Last change on this file since 31885 was 31885, checked in by brainslayer, 3 months ago

update

File size: 75.5 KB
Line 
1/*
2 *  Driver for Atmel AT91 / AT32 Serial ports
3 *  Copyright (C) 2003 Rick Bronson
4 *
5 *  Based on drivers/char/serial_sa1100.c, by Deep Blue Solutions Ltd.
6 *  Based on drivers/char/serial.c, by Linus Torvalds, Theodore Ts'o.
7 *
8 *  DMA support added by Chip Coldwell.
9 *
10 * This program is free software; you can redistribute it and/or modify
11 * it under the terms of the GNU General Public License as published by
12 * the Free Software Foundation; either version 2 of the License, or
13 * (at your option) any later version.
14 *
15 * This program is distributed in the hope that it will be useful,
16 * but WITHOUT ANY WARRANTY; without even the implied warranty of
17 * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
18 * GNU General Public License for more details.
19 *
20 * You should have received a copy of the GNU General Public License
21 * along with this program; if not, write to the Free Software
22 * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA  02111-1307  USA
23 *
24 */
25#include <linux/module.h>
26#include <linux/tty.h>
27#include <linux/ioport.h>
28#include <linux/slab.h>
29#include <linux/init.h>
30#include <linux/serial.h>
31#include <linux/clk.h>
32#include <linux/console.h>
33#include <linux/sysrq.h>
34#include <linux/tty_flip.h>
35#include <linux/platform_device.h>
36#include <linux/of.h>
37#include <linux/of_device.h>
38#include <linux/of_gpio.h>
39#include <linux/dma-mapping.h>
40#include <linux/dmaengine.h>
41#include <linux/atmel_pdc.h>
42#include <linux/atmel_serial.h>
43#include <linux/uaccess.h>
44#include <linux/platform_data/atmel.h>
45#include <linux/timer.h>
46#include <linux/gpio.h>
47#include <linux/gpio/consumer.h>
48#include <linux/err.h>
49#include <linux/irq.h>
50#include <linux/suspend.h>
51
52#include <asm/io.h>
53#include <asm/ioctls.h>
54
55#define PDC_BUFFER_SIZE         512
56/* Revisit: We should calculate this based on the actual port settings */
57#define PDC_RX_TIMEOUT          (3 * 10)                /* 3 bytes */
58
59/* The minium number of data FIFOs should be able to contain */
60#define ATMEL_MIN_FIFO_SIZE     8
61/*
62 * These two offsets are substracted from the RX FIFO size to define the RTS
63 * high and low thresholds
64 */
65#define ATMEL_RTS_HIGH_OFFSET   16
66#define ATMEL_RTS_LOW_OFFSET    20
67
68#if defined(CONFIG_SERIAL_ATMEL_CONSOLE) && defined(CONFIG_MAGIC_SYSRQ)
69#define SUPPORT_SYSRQ
70#endif
71
72#include <linux/serial_core.h>
73
74#include "serial_mctrl_gpio.h"
75
76static void atmel_start_rx(struct uart_port *port);
77static void atmel_stop_rx(struct uart_port *port);
78
79#ifdef CONFIG_SERIAL_ATMEL_TTYAT
80
81/* Use device name ttyAT, major 204 and minor 154-169.  This is necessary if we
82 * should coexist with the 8250 driver, such as if we have an external 16C550
83 * UART. */
84#define SERIAL_ATMEL_MAJOR      204
85#define MINOR_START             154
86#define ATMEL_DEVICENAME        "ttyAT"
87
88#else
89
90/* Use device name ttyS, major 4, minor 64-68.  This is the usual serial port
91 * name, but it is legally reserved for the 8250 driver. */
92#define SERIAL_ATMEL_MAJOR      TTY_MAJOR
93#define MINOR_START             64
94#define ATMEL_DEVICENAME        "ttyS"
95
96#endif
97
98#define ATMEL_ISR_PASS_LIMIT    256
99
100struct atmel_dma_buffer {
101        unsigned char   *buf;
102        dma_addr_t      dma_addr;
103        unsigned int    dma_size;
104        unsigned int    ofs;
105};
106
107struct atmel_uart_char {
108        u16             status;
109        u16             ch;
110};
111
112#define ATMEL_SERIAL_RINGSIZE 1024
113
114/*
115 * at91: 6 USARTs and one DBGU port (SAM9260)
116 * avr32: 4
117 */
118#define ATMEL_MAX_UART          7
119
120/*
121 * We wrap our port structure around the generic uart_port.
122 */
123struct atmel_uart_port {
124        struct uart_port        uart;           /* uart */
125        struct clk              *clk;           /* uart clock */
126        int                     may_wakeup;     /* cached value of device_may_wakeup for times we need to disable it */
127        u32                     backup_imr;     /* IMR saved during suspend */
128        int                     break_active;   /* break being received */
129
130        bool                    use_dma_rx;     /* enable DMA receiver */
131        bool                    use_pdc_rx;     /* enable PDC receiver */
132        short                   pdc_rx_idx;     /* current PDC RX buffer */
133        struct atmel_dma_buffer pdc_rx[2];      /* PDC receier */
134
135        bool                    use_dma_tx;     /* enable DMA transmitter */
136        bool                    use_pdc_tx;     /* enable PDC transmitter */
137        struct atmel_dma_buffer pdc_tx;         /* PDC transmitter */
138
139        spinlock_t                      lock_tx;        /* port lock */
140        spinlock_t                      lock_rx;        /* port lock */
141        struct dma_chan                 *chan_tx;
142        struct dma_chan                 *chan_rx;
143        struct dma_async_tx_descriptor  *desc_tx;
144        struct dma_async_tx_descriptor  *desc_rx;
145        dma_cookie_t                    cookie_tx;
146        dma_cookie_t                    cookie_rx;
147        struct scatterlist              sg_tx;
148        struct scatterlist              sg_rx;
149        struct tasklet_struct   tasklet;
150        unsigned int            irq_status;
151        unsigned int            irq_status_prev;
152        unsigned int            status_change;
153        unsigned int            tx_len;
154
155        struct circ_buf         rx_ring;
156
157        struct mctrl_gpios      *gpios;
158        int                     gpio_irq[UART_GPIO_MAX];
159        unsigned int            tx_done_mask;
160        u32                     fifo_size;
161        u32                     rts_high;
162        u32                     rts_low;
163        bool                    ms_irq_enabled;
164        bool                    is_usart;       /* usart or uart */
165        struct timer_list       uart_timer;     /* uart timer */
166
167        bool                    suspended;
168        unsigned int            pending;
169        unsigned int            pending_status;
170        spinlock_t              lock_suspended;
171
172        int (*prepare_rx)(struct uart_port *port);
173        int (*prepare_tx)(struct uart_port *port);
174        void (*schedule_rx)(struct uart_port *port);
175        void (*schedule_tx)(struct uart_port *port);
176        void (*release_rx)(struct uart_port *port);
177        void (*release_tx)(struct uart_port *port);
178};
179
180static struct atmel_uart_port atmel_ports[ATMEL_MAX_UART];
181static DECLARE_BITMAP(atmel_ports_in_use, ATMEL_MAX_UART);
182
183#ifdef SUPPORT_SYSRQ
184static struct console atmel_console;
185#endif
186
187#if defined(CONFIG_OF)
188static const struct of_device_id atmel_serial_dt_ids[] = {
189        { .compatible = "atmel,at91rm9200-usart" },
190        { .compatible = "atmel,at91sam9260-usart" },
191        { /* sentinel */ }
192};
193
194MODULE_DEVICE_TABLE(of, atmel_serial_dt_ids);
195#endif
196
197static inline struct atmel_uart_port *
198to_atmel_uart_port(struct uart_port *uart)
199{
200        return container_of(uart, struct atmel_uart_port, uart);
201}
202
203static inline u32 atmel_uart_readl(struct uart_port *port, u32 reg)
204{
205        return __raw_readl(port->membase + reg);
206}
207
208static inline void atmel_uart_writel(struct uart_port *port, u32 reg, u32 value)
209{
210        __raw_writel(value, port->membase + reg);
211}
212
213#ifdef CONFIG_AVR32
214
215/* AVR32 cannot handle 8 or 16bit I/O accesses but only 32bit I/O accesses */
216static inline u8 atmel_uart_read_char(struct uart_port *port)
217{
218        return __raw_readl(port->membase + ATMEL_US_RHR);
219}
220
221static inline void atmel_uart_write_char(struct uart_port *port, u8 value)
222{
223        __raw_writel(value, port->membase + ATMEL_US_THR);
224}
225
226#else
227
228static inline u8 atmel_uart_read_char(struct uart_port *port)
229{
230        return __raw_readb(port->membase + ATMEL_US_RHR);
231}
232
233static inline void atmel_uart_write_char(struct uart_port *port, u8 value)
234{
235        __raw_writeb(value, port->membase + ATMEL_US_THR);
236}
237
238#endif
239
240#ifdef CONFIG_SERIAL_ATMEL_PDC
241static bool atmel_use_pdc_rx(struct uart_port *port)
242{
243        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
244
245        return atmel_port->use_pdc_rx;
246}
247
248static bool atmel_use_pdc_tx(struct uart_port *port)
249{
250        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
251
252        return atmel_port->use_pdc_tx;
253}
254#else
255static bool atmel_use_pdc_rx(struct uart_port *port)
256{
257        return false;
258}
259
260static bool atmel_use_pdc_tx(struct uart_port *port)
261{
262        return false;
263}
264#endif
265
266static bool atmel_use_dma_tx(struct uart_port *port)
267{
268        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
269
270        return atmel_port->use_dma_tx;
271}
272
273static bool atmel_use_dma_rx(struct uart_port *port)
274{
275        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
276
277        return atmel_port->use_dma_rx;
278}
279
280static bool atmel_use_fifo(struct uart_port *port)
281{
282        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
283
284        return atmel_port->fifo_size;
285}
286
287static unsigned int atmel_get_lines_status(struct uart_port *port)
288{
289        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
290        unsigned int status, ret = 0;
291
292        status = atmel_uart_readl(port, ATMEL_US_CSR);
293
294        mctrl_gpio_get(atmel_port->gpios, &ret);
295
296        if (!IS_ERR_OR_NULL(mctrl_gpio_to_gpiod(atmel_port->gpios,
297                                                UART_GPIO_CTS))) {
298                if (ret & TIOCM_CTS)
299                        status &= ~ATMEL_US_CTS;
300                else
301                        status |= ATMEL_US_CTS;
302        }
303
304        if (!IS_ERR_OR_NULL(mctrl_gpio_to_gpiod(atmel_port->gpios,
305                                                UART_GPIO_DSR))) {
306                if (ret & TIOCM_DSR)
307                        status &= ~ATMEL_US_DSR;
308                else
309                        status |= ATMEL_US_DSR;
310        }
311
312        if (!IS_ERR_OR_NULL(mctrl_gpio_to_gpiod(atmel_port->gpios,
313                                                UART_GPIO_RI))) {
314                if (ret & TIOCM_RI)
315                        status &= ~ATMEL_US_RI;
316                else
317                        status |= ATMEL_US_RI;
318        }
319
320        if (!IS_ERR_OR_NULL(mctrl_gpio_to_gpiod(atmel_port->gpios,
321                                                UART_GPIO_DCD))) {
322                if (ret & TIOCM_CD)
323                        status &= ~ATMEL_US_DCD;
324                else
325                        status |= ATMEL_US_DCD;
326        }
327
328        return status;
329}
330
331/* Enable or disable the rs485 support */
332static int atmel_config_rs485(struct uart_port *port,
333                              struct serial_rs485 *rs485conf)
334{
335        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
336        unsigned int mode;
337
338        /* Disable interrupts */
339        atmel_uart_writel(port, ATMEL_US_IDR, atmel_port->tx_done_mask);
340
341        mode = atmel_uart_readl(port, ATMEL_US_MR);
342
343        /* Resetting serial mode to RS232 (0x0) */
344        mode &= ~ATMEL_US_USMODE;
345
346        port->rs485 = *rs485conf;
347
348        if (rs485conf->flags & SER_RS485_ENABLED) {
349                dev_dbg(port->dev, "Setting UART to RS485\n");
350                atmel_port->tx_done_mask = ATMEL_US_TXEMPTY;
351                atmel_uart_writel(port, ATMEL_US_TTGR,
352                                  rs485conf->delay_rts_after_send);
353                mode |= ATMEL_US_USMODE_RS485;
354        } else {
355                dev_dbg(port->dev, "Setting UART to RS232\n");
356                if (atmel_use_pdc_tx(port))
357                        atmel_port->tx_done_mask = ATMEL_US_ENDTX |
358                                ATMEL_US_TXBUFE;
359                else
360                        atmel_port->tx_done_mask = ATMEL_US_TXRDY;
361        }
362        atmel_uart_writel(port, ATMEL_US_MR, mode);
363
364        /* Enable interrupts */
365        atmel_uart_writel(port, ATMEL_US_IER, atmel_port->tx_done_mask);
366
367        return 0;
368}
369
370/*
371 * Return TIOCSER_TEMT when transmitter FIFO and Shift register is empty.
372 */
373static u_int atmel_tx_empty(struct uart_port *port)
374{
375        return (atmel_uart_readl(port, ATMEL_US_CSR) & ATMEL_US_TXEMPTY) ?
376                TIOCSER_TEMT :
377                0;
378}
379
380/*
381 * Set state of the modem control output lines
382 */
383static void atmel_set_mctrl(struct uart_port *port, u_int mctrl)
384{
385        unsigned int control = 0;
386        unsigned int mode = atmel_uart_readl(port, ATMEL_US_MR);
387        unsigned int rts_paused, rts_ready;
388        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
389
390        /* override mode to RS485 if needed, otherwise keep the current mode */
391        if (port->rs485.flags & SER_RS485_ENABLED) {
392                atmel_uart_writel(port, ATMEL_US_TTGR,
393                                  port->rs485.delay_rts_after_send);
394                mode &= ~ATMEL_US_USMODE;
395                mode |= ATMEL_US_USMODE_RS485;
396        }
397
398        /* set the RTS line state according to the mode */
399        if ((mode & ATMEL_US_USMODE) == ATMEL_US_USMODE_HWHS) {
400                /* force RTS line to high level */
401                rts_paused = ATMEL_US_RTSEN;
402
403                /* give the control of the RTS line back to the hardware */
404                rts_ready = ATMEL_US_RTSDIS;
405        } else {
406                /* force RTS line to high level */
407                rts_paused = ATMEL_US_RTSDIS;
408
409                /* force RTS line to low level */
410                rts_ready = ATMEL_US_RTSEN;
411        }
412
413        if (mctrl & TIOCM_RTS)
414                control |= rts_ready;
415        else
416                control |= rts_paused;
417
418        if (mctrl & TIOCM_DTR)
419                control |= ATMEL_US_DTREN;
420        else
421                control |= ATMEL_US_DTRDIS;
422
423        atmel_uart_writel(port, ATMEL_US_CR, control);
424
425        mctrl_gpio_set(atmel_port->gpios, mctrl);
426
427        /* Local loopback mode? */
428        mode &= ~ATMEL_US_CHMODE;
429        if (mctrl & TIOCM_LOOP)
430                mode |= ATMEL_US_CHMODE_LOC_LOOP;
431        else
432                mode |= ATMEL_US_CHMODE_NORMAL;
433
434        atmel_uart_writel(port, ATMEL_US_MR, mode);
435}
436
437/*
438 * Get state of the modem control input lines
439 */
440static u_int atmel_get_mctrl(struct uart_port *port)
441{
442        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
443        unsigned int ret = 0, status;
444
445        status = atmel_uart_readl(port, ATMEL_US_CSR);
446
447        /*
448         * The control signals are active low.
449         */
450        if (!(status & ATMEL_US_DCD))
451                ret |= TIOCM_CD;
452        if (!(status & ATMEL_US_CTS))
453                ret |= TIOCM_CTS;
454        if (!(status & ATMEL_US_DSR))
455                ret |= TIOCM_DSR;
456        if (!(status & ATMEL_US_RI))
457                ret |= TIOCM_RI;
458
459        return mctrl_gpio_get(atmel_port->gpios, &ret);
460}
461
462/*
463 * Stop transmitting.
464 */
465static void atmel_stop_tx(struct uart_port *port)
466{
467        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
468
469        if (atmel_use_pdc_tx(port)) {
470                /* disable PDC transmit */
471                atmel_uart_writel(port, ATMEL_PDC_PTCR, ATMEL_PDC_TXTDIS);
472        }
473
474        /*
475         * Disable the transmitter.
476         * This is mandatory when DMA is used, otherwise the DMA buffer
477         * is fully transmitted.
478         */
479        atmel_uart_writel(port, ATMEL_US_CR, ATMEL_US_TXDIS);
480
481        /* Disable interrupts */
482        atmel_uart_writel(port, ATMEL_US_IDR, atmel_port->tx_done_mask);
483
484        if ((port->rs485.flags & SER_RS485_ENABLED) &&
485            !(port->rs485.flags & SER_RS485_RX_DURING_TX))
486                atmel_start_rx(port);
487}
488
489/*
490 * Start transmitting.
491 */
492static void atmel_start_tx(struct uart_port *port)
493{
494        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
495
496        if (atmel_use_pdc_tx(port) && (atmel_uart_readl(port, ATMEL_PDC_PTSR)
497                                       & ATMEL_PDC_TXTEN))
498                /* The transmitter is already running.  Yes, we
499                   really need this.*/
500                return;
501
502        if (atmel_use_pdc_tx(port) || atmel_use_dma_tx(port))
503                if ((port->rs485.flags & SER_RS485_ENABLED) &&
504                    !(port->rs485.flags & SER_RS485_RX_DURING_TX))
505                        atmel_stop_rx(port);
506
507        if (atmel_use_pdc_tx(port))
508                /* re-enable PDC transmit */
509                atmel_uart_writel(port, ATMEL_PDC_PTCR, ATMEL_PDC_TXTEN);
510
511        /* Enable interrupts */
512        atmel_uart_writel(port, ATMEL_US_IER, atmel_port->tx_done_mask);
513
514        /* re-enable the transmitter */
515        atmel_uart_writel(port, ATMEL_US_CR, ATMEL_US_TXEN);
516}
517
518/*
519 * start receiving - port is in process of being opened.
520 */
521static void atmel_start_rx(struct uart_port *port)
522{
523        /* reset status and receiver */
524        atmel_uart_writel(port, ATMEL_US_CR, ATMEL_US_RSTSTA);
525
526        atmel_uart_writel(port, ATMEL_US_CR, ATMEL_US_RXEN);
527
528        if (atmel_use_pdc_rx(port)) {
529                /* enable PDC controller */
530                atmel_uart_writel(port, ATMEL_US_IER,
531                                  ATMEL_US_ENDRX | ATMEL_US_TIMEOUT |
532                                  port->read_status_mask);
533                atmel_uart_writel(port, ATMEL_PDC_PTCR, ATMEL_PDC_RXTEN);
534        } else {
535                atmel_uart_writel(port, ATMEL_US_IER, ATMEL_US_RXRDY);
536        }
537}
538
539/*
540 * Stop receiving - port is in process of being closed.
541 */
542static void atmel_stop_rx(struct uart_port *port)
543{
544        atmel_uart_writel(port, ATMEL_US_CR, ATMEL_US_RXDIS);
545
546        if (atmel_use_pdc_rx(port)) {
547                /* disable PDC receive */
548                atmel_uart_writel(port, ATMEL_PDC_PTCR, ATMEL_PDC_RXTDIS);
549                atmel_uart_writel(port, ATMEL_US_IDR,
550                                  ATMEL_US_ENDRX | ATMEL_US_TIMEOUT |
551                                  port->read_status_mask);
552        } else {
553                atmel_uart_writel(port, ATMEL_US_IDR, ATMEL_US_RXRDY);
554        }
555}
556
557/*
558 * Enable modem status interrupts
559 */
560static void atmel_enable_ms(struct uart_port *port)
561{
562        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
563        uint32_t ier = 0;
564
565        /*
566         * Interrupt should not be enabled twice
567         */
568        if (atmel_port->ms_irq_enabled)
569                return;
570
571        atmel_port->ms_irq_enabled = true;
572
573        if (atmel_port->gpio_irq[UART_GPIO_CTS] >= 0)
574                enable_irq(atmel_port->gpio_irq[UART_GPIO_CTS]);
575        else
576                ier |= ATMEL_US_CTSIC;
577
578        if (atmel_port->gpio_irq[UART_GPIO_DSR] >= 0)
579                enable_irq(atmel_port->gpio_irq[UART_GPIO_DSR]);
580        else
581                ier |= ATMEL_US_DSRIC;
582
583        if (atmel_port->gpio_irq[UART_GPIO_RI] >= 0)
584                enable_irq(atmel_port->gpio_irq[UART_GPIO_RI]);
585        else
586                ier |= ATMEL_US_RIIC;
587
588        if (atmel_port->gpio_irq[UART_GPIO_DCD] >= 0)
589                enable_irq(atmel_port->gpio_irq[UART_GPIO_DCD]);
590        else
591                ier |= ATMEL_US_DCDIC;
592
593        atmel_uart_writel(port, ATMEL_US_IER, ier);
594}
595
596/*
597 * Disable modem status interrupts
598 */
599static void atmel_disable_ms(struct uart_port *port)
600{
601        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
602        uint32_t idr = 0;
603
604        /*
605         * Interrupt should not be disabled twice
606         */
607        if (!atmel_port->ms_irq_enabled)
608                return;
609
610        atmel_port->ms_irq_enabled = false;
611
612        if (atmel_port->gpio_irq[UART_GPIO_CTS] >= 0)
613                disable_irq(atmel_port->gpio_irq[UART_GPIO_CTS]);
614        else
615                idr |= ATMEL_US_CTSIC;
616
617        if (atmel_port->gpio_irq[UART_GPIO_DSR] >= 0)
618                disable_irq(atmel_port->gpio_irq[UART_GPIO_DSR]);
619        else
620                idr |= ATMEL_US_DSRIC;
621
622        if (atmel_port->gpio_irq[UART_GPIO_RI] >= 0)
623                disable_irq(atmel_port->gpio_irq[UART_GPIO_RI]);
624        else
625                idr |= ATMEL_US_RIIC;
626
627        if (atmel_port->gpio_irq[UART_GPIO_DCD] >= 0)
628                disable_irq(atmel_port->gpio_irq[UART_GPIO_DCD]);
629        else
630                idr |= ATMEL_US_DCDIC;
631
632        atmel_uart_writel(port, ATMEL_US_IDR, idr);
633}
634
635/*
636 * Control the transmission of a break signal
637 */
638static void atmel_break_ctl(struct uart_port *port, int break_state)
639{
640        if (break_state != 0)
641                /* start break */
642                atmel_uart_writel(port, ATMEL_US_CR, ATMEL_US_STTBRK);
643        else
644                /* stop break */
645                atmel_uart_writel(port, ATMEL_US_CR, ATMEL_US_STPBRK);
646}
647
648/*
649 * Stores the incoming character in the ring buffer
650 */
651static void
652atmel_buffer_rx_char(struct uart_port *port, unsigned int status,
653                     unsigned int ch)
654{
655        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
656        struct circ_buf *ring = &atmel_port->rx_ring;
657        struct atmel_uart_char *c;
658
659        if (!CIRC_SPACE(ring->head, ring->tail, ATMEL_SERIAL_RINGSIZE))
660                /* Buffer overflow, ignore char */
661                return;
662
663        c = &((struct atmel_uart_char *)ring->buf)[ring->head];
664        c->status       = status;
665        c->ch           = ch;
666
667        /* Make sure the character is stored before we update head. */
668        smp_wmb();
669
670        ring->head = (ring->head + 1) & (ATMEL_SERIAL_RINGSIZE - 1);
671}
672
673/*
674 * Deal with parity, framing and overrun errors.
675 */
676static void atmel_pdc_rxerr(struct uart_port *port, unsigned int status)
677{
678        /* clear error */
679        atmel_uart_writel(port, ATMEL_US_CR, ATMEL_US_RSTSTA);
680
681        if (status & ATMEL_US_RXBRK) {
682                /* ignore side-effect */
683                status &= ~(ATMEL_US_PARE | ATMEL_US_FRAME);
684                port->icount.brk++;
685        }
686        if (status & ATMEL_US_PARE)
687                port->icount.parity++;
688        if (status & ATMEL_US_FRAME)
689                port->icount.frame++;
690        if (status & ATMEL_US_OVRE)
691                port->icount.overrun++;
692}
693
694/*
695 * Characters received (called from interrupt handler)
696 */
697static void atmel_rx_chars(struct uart_port *port)
698{
699        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
700        unsigned int status, ch;
701
702        status = atmel_uart_readl(port, ATMEL_US_CSR);
703        while (status & ATMEL_US_RXRDY) {
704                ch = atmel_uart_read_char(port);
705
706                /*
707                 * note that the error handling code is
708                 * out of the main execution path
709                 */
710                if (unlikely(status & (ATMEL_US_PARE | ATMEL_US_FRAME
711                                       | ATMEL_US_OVRE | ATMEL_US_RXBRK)
712                             || atmel_port->break_active)) {
713
714                        /* clear error */
715                        atmel_uart_writel(port, ATMEL_US_CR, ATMEL_US_RSTSTA);
716
717                        if (status & ATMEL_US_RXBRK
718                            && !atmel_port->break_active) {
719                                atmel_port->break_active = 1;
720                                atmel_uart_writel(port, ATMEL_US_IER,
721                                                  ATMEL_US_RXBRK);
722                        } else {
723                                /*
724                                 * This is either the end-of-break
725                                 * condition or we've received at
726                                 * least one character without RXBRK
727                                 * being set. In both cases, the next
728                                 * RXBRK will indicate start-of-break.
729                                 */
730                                atmel_uart_writel(port, ATMEL_US_IDR,
731                                                  ATMEL_US_RXBRK);
732                                status &= ~ATMEL_US_RXBRK;
733                                atmel_port->break_active = 0;
734                        }
735                }
736
737                atmel_buffer_rx_char(port, status, ch);
738                status = atmel_uart_readl(port, ATMEL_US_CSR);
739        }
740
741        tasklet_schedule(&atmel_port->tasklet);
742}
743
744/*
745 * Transmit characters (called from tasklet with TXRDY interrupt
746 * disabled)
747 */
748static void atmel_tx_chars(struct uart_port *port)
749{
750        struct circ_buf *xmit = &port->state->xmit;
751        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
752
753        if (port->x_char &&
754            (atmel_uart_readl(port, ATMEL_US_CSR) & atmel_port->tx_done_mask)) {
755                atmel_uart_write_char(port, port->x_char);
756                port->icount.tx++;
757                port->x_char = 0;
758        }
759        if (uart_circ_empty(xmit) || uart_tx_stopped(port))
760                return;
761
762        while (atmel_uart_readl(port, ATMEL_US_CSR) &
763               atmel_port->tx_done_mask) {
764                atmel_uart_write_char(port, xmit->buf[xmit->tail]);
765                xmit->tail = (xmit->tail + 1) & (UART_XMIT_SIZE - 1);
766                port->icount.tx++;
767                if (uart_circ_empty(xmit))
768                        break;
769        }
770
771        if (uart_circ_chars_pending(xmit) < WAKEUP_CHARS)
772                uart_write_wakeup(port);
773
774        if (!uart_circ_empty(xmit))
775                /* Enable interrupts */
776                atmel_uart_writel(port, ATMEL_US_IER,
777                                  atmel_port->tx_done_mask);
778}
779
780static void atmel_complete_tx_dma(void *arg)
781{
782        struct atmel_uart_port *atmel_port = arg;
783        struct uart_port *port = &atmel_port->uart;
784        struct circ_buf *xmit = &port->state->xmit;
785        struct dma_chan *chan = atmel_port->chan_tx;
786        unsigned long flags;
787
788        spin_lock_irqsave(&port->lock, flags);
789
790        if (chan)
791                dmaengine_terminate_all(chan);
792        xmit->tail += atmel_port->tx_len;
793        xmit->tail &= UART_XMIT_SIZE - 1;
794
795        port->icount.tx += atmel_port->tx_len;
796
797        spin_lock_irq(&atmel_port->lock_tx);
798        async_tx_ack(atmel_port->desc_tx);
799        atmel_port->cookie_tx = -EINVAL;
800        atmel_port->desc_tx = NULL;
801        spin_unlock_irq(&atmel_port->lock_tx);
802
803        if (uart_circ_chars_pending(xmit) < WAKEUP_CHARS)
804                uart_write_wakeup(port);
805
806        /*
807         * xmit is a circular buffer so, if we have just send data from
808         * xmit->tail to the end of xmit->buf, now we have to transmit the
809         * remaining data from the beginning of xmit->buf to xmit->head.
810         */
811        if (!uart_circ_empty(xmit))
812                tasklet_schedule(&atmel_port->tasklet);
813        else if ((port->rs485.flags & SER_RS485_ENABLED) &&
814                 !(port->rs485.flags & SER_RS485_RX_DURING_TX)) {
815                /* DMA done, stop TX, start RX for RS485 */
816                atmel_start_rx(port);
817        }
818
819        spin_unlock_irqrestore(&port->lock, flags);
820}
821
822static void atmel_release_tx_dma(struct uart_port *port)
823{
824        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
825        struct dma_chan *chan = atmel_port->chan_tx;
826
827        if (chan) {
828                dmaengine_terminate_all(chan);
829                dma_release_channel(chan);
830                dma_unmap_sg(port->dev, &atmel_port->sg_tx, 1,
831                                DMA_TO_DEVICE);
832        }
833
834        atmel_port->desc_tx = NULL;
835        atmel_port->chan_tx = NULL;
836        atmel_port->cookie_tx = -EINVAL;
837}
838
839/*
840 * Called from tasklet with TXRDY interrupt is disabled.
841 */
842static void atmel_tx_dma(struct uart_port *port)
843{
844        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
845        struct circ_buf *xmit = &port->state->xmit;
846        struct dma_chan *chan = atmel_port->chan_tx;
847        struct dma_async_tx_descriptor *desc;
848        struct scatterlist sgl[2], *sg, *sg_tx = &atmel_port->sg_tx;
849        unsigned int tx_len, part1_len, part2_len, sg_len;
850        dma_addr_t phys_addr;
851
852        /* Make sure we have an idle channel */
853        if (atmel_port->desc_tx != NULL)
854                return;
855
856        if (!uart_circ_empty(xmit) && !uart_tx_stopped(port)) {
857                /*
858                 * DMA is idle now.
859                 * Port xmit buffer is already mapped,
860                 * and it is one page... Just adjust
861                 * offsets and lengths. Since it is a circular buffer,
862                 * we have to transmit till the end, and then the rest.
863                 * Take the port lock to get a
864                 * consistent xmit buffer state.
865                 */
866                tx_len = CIRC_CNT_TO_END(xmit->head,
867                                         xmit->tail,
868                                         UART_XMIT_SIZE);
869
870                if (atmel_port->fifo_size) {
871                        /* multi data mode */
872                        part1_len = (tx_len & ~0x3); /* DWORD access */
873                        part2_len = (tx_len & 0x3); /* BYTE access */
874                } else {
875                        /* single data (legacy) mode */
876                        part1_len = 0;
877                        part2_len = tx_len; /* BYTE access only */
878                }
879
880                sg_init_table(sgl, 2);
881                sg_len = 0;
882                phys_addr = sg_dma_address(sg_tx) + xmit->tail;
883                if (part1_len) {
884                        sg = &sgl[sg_len++];
885                        sg_dma_address(sg) = phys_addr;
886                        sg_dma_len(sg) = part1_len;
887
888                        phys_addr += part1_len;
889                }
890
891                if (part2_len) {
892                        sg = &sgl[sg_len++];
893                        sg_dma_address(sg) = phys_addr;
894                        sg_dma_len(sg) = part2_len;
895                }
896
897                /*
898                 * save tx_len so atmel_complete_tx_dma() will increase
899                 * xmit->tail correctly
900                 */
901                atmel_port->tx_len = tx_len;
902
903                desc = dmaengine_prep_slave_sg(chan,
904                                               sgl,
905                                               sg_len,
906                                               DMA_MEM_TO_DEV,
907                                               DMA_PREP_INTERRUPT |
908                                               DMA_CTRL_ACK);
909                if (!desc) {
910                        dev_err(port->dev, "Failed to send via dma!\n");
911                        return;
912                }
913
914                dma_sync_sg_for_device(port->dev, sg_tx, 1, DMA_TO_DEVICE);
915
916                atmel_port->desc_tx = desc;
917                desc->callback = atmel_complete_tx_dma;
918                desc->callback_param = atmel_port;
919                atmel_port->cookie_tx = dmaengine_submit(desc);
920        }
921
922        if (uart_circ_chars_pending(xmit) < WAKEUP_CHARS)
923                uart_write_wakeup(port);
924}
925
926static int atmel_prepare_tx_dma(struct uart_port *port)
927{
928        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
929        dma_cap_mask_t          mask;
930        struct dma_slave_config config;
931        int ret, nent;
932
933        dma_cap_zero(mask);
934        dma_cap_set(DMA_SLAVE, mask);
935
936        atmel_port->chan_tx = dma_request_slave_channel(port->dev, "tx");
937        if (atmel_port->chan_tx == NULL)
938                goto chan_err;
939        dev_info(port->dev, "using %s for tx DMA transfers\n",
940                dma_chan_name(atmel_port->chan_tx));
941
942        spin_lock_init(&atmel_port->lock_tx);
943        sg_init_table(&atmel_port->sg_tx, 1);
944        /* UART circular tx buffer is an aligned page. */
945        BUG_ON(!PAGE_ALIGNED(port->state->xmit.buf));
946        sg_set_page(&atmel_port->sg_tx,
947                        virt_to_page(port->state->xmit.buf),
948                        UART_XMIT_SIZE,
949                        (unsigned long)port->state->xmit.buf & ~PAGE_MASK);
950        nent = dma_map_sg(port->dev,
951                                &atmel_port->sg_tx,
952                                1,
953                                DMA_TO_DEVICE);
954
955        if (!nent) {
956                dev_dbg(port->dev, "need to release resource of dma\n");
957                goto chan_err;
958        } else {
959                dev_dbg(port->dev, "%s: mapped %d@%p to %pad\n", __func__,
960                        sg_dma_len(&atmel_port->sg_tx),
961                        port->state->xmit.buf,
962                        &sg_dma_address(&atmel_port->sg_tx));
963        }
964
965        /* Configure the slave DMA */
966        memset(&config, 0, sizeof(config));
967        config.direction = DMA_MEM_TO_DEV;
968        config.dst_addr_width = (atmel_port->fifo_size) ?
969                                DMA_SLAVE_BUSWIDTH_4_BYTES :
970                                DMA_SLAVE_BUSWIDTH_1_BYTE;
971        config.dst_addr = port->mapbase + ATMEL_US_THR;
972        config.dst_maxburst = 1;
973
974        ret = dmaengine_slave_config(atmel_port->chan_tx,
975                                     &config);
976        if (ret) {
977                dev_err(port->dev, "DMA tx slave configuration failed\n");
978                goto chan_err;
979        }
980
981        return 0;
982
983chan_err:
984        dev_err(port->dev, "TX channel not available, switch to pio\n");
985        atmel_port->use_dma_tx = 0;
986        if (atmel_port->chan_tx)
987                atmel_release_tx_dma(port);
988        return -EINVAL;
989}
990
991static void atmel_complete_rx_dma(void *arg)
992{
993        struct uart_port *port = arg;
994        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
995
996        tasklet_schedule(&atmel_port->tasklet);
997}
998
999static void atmel_release_rx_dma(struct uart_port *port)
1000{
1001        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1002        struct dma_chan *chan = atmel_port->chan_rx;
1003
1004        if (chan) {
1005                dmaengine_terminate_all(chan);
1006                dma_release_channel(chan);
1007                dma_unmap_sg(port->dev, &atmel_port->sg_rx, 1,
1008                                DMA_FROM_DEVICE);
1009        }
1010
1011        atmel_port->desc_rx = NULL;
1012        atmel_port->chan_rx = NULL;
1013        atmel_port->cookie_rx = -EINVAL;
1014}
1015
1016static void atmel_rx_from_dma(struct uart_port *port)
1017{
1018        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1019        struct tty_port *tport = &port->state->port;
1020        struct circ_buf *ring = &atmel_port->rx_ring;
1021        struct dma_chan *chan = atmel_port->chan_rx;
1022        struct dma_tx_state state;
1023        enum dma_status dmastat;
1024        size_t count;
1025
1026
1027        /* Reset the UART timeout early so that we don't miss one */
1028        atmel_uart_writel(port, ATMEL_US_CR, ATMEL_US_STTTO);
1029        dmastat = dmaengine_tx_status(chan,
1030                                atmel_port->cookie_rx,
1031                                &state);
1032        /* Restart a new tasklet if DMA status is error */
1033        if (dmastat == DMA_ERROR) {
1034                dev_dbg(port->dev, "Get residue error, restart tasklet\n");
1035                atmel_uart_writel(port, ATMEL_US_IER, ATMEL_US_TIMEOUT);
1036                tasklet_schedule(&atmel_port->tasklet);
1037                return;
1038        }
1039
1040        /* CPU claims ownership of RX DMA buffer */
1041        dma_sync_sg_for_cpu(port->dev,
1042                            &atmel_port->sg_rx,
1043                            1,
1044                            DMA_FROM_DEVICE);
1045
1046        /*
1047         * ring->head points to the end of data already written by the DMA.
1048         * ring->tail points to the beginning of data to be read by the
1049         * framework.
1050         * The current transfer size should not be larger than the dma buffer
1051         * length.
1052         */
1053        ring->head = sg_dma_len(&atmel_port->sg_rx) - state.residue;
1054        BUG_ON(ring->head > sg_dma_len(&atmel_port->sg_rx));
1055        /*
1056         * At this point ring->head may point to the first byte right after the
1057         * last byte of the dma buffer:
1058         * 0 <= ring->head <= sg_dma_len(&atmel_port->sg_rx)
1059         *
1060         * However ring->tail must always points inside the dma buffer:
1061         * 0 <= ring->tail <= sg_dma_len(&atmel_port->sg_rx) - 1
1062         *
1063         * Since we use a ring buffer, we have to handle the case
1064         * where head is lower than tail. In such a case, we first read from
1065         * tail to the end of the buffer then reset tail.
1066         */
1067        if (ring->head < ring->tail) {
1068                count = sg_dma_len(&atmel_port->sg_rx) - ring->tail;
1069
1070                tty_insert_flip_string(tport, ring->buf + ring->tail, count);
1071                ring->tail = 0;
1072                port->icount.rx += count;
1073        }
1074
1075        /* Finally we read data from tail to head */
1076        if (ring->tail < ring->head) {
1077                count = ring->head - ring->tail;
1078
1079                tty_insert_flip_string(tport, ring->buf + ring->tail, count);
1080                /* Wrap ring->head if needed */
1081                if (ring->head >= sg_dma_len(&atmel_port->sg_rx))
1082                        ring->head = 0;
1083                ring->tail = ring->head;
1084                port->icount.rx += count;
1085        }
1086
1087        /* USART retreives ownership of RX DMA buffer */
1088        dma_sync_sg_for_device(port->dev,
1089                               &atmel_port->sg_rx,
1090                               1,
1091                               DMA_FROM_DEVICE);
1092
1093        /*
1094         * Drop the lock here since it might end up calling
1095         * uart_start(), which takes the lock.
1096         */
1097        spin_unlock(&port->lock);
1098        tty_flip_buffer_push(tport);
1099        spin_lock(&port->lock);
1100
1101        atmel_uart_writel(port, ATMEL_US_IER, ATMEL_US_TIMEOUT);
1102}
1103
1104static int atmel_prepare_rx_dma(struct uart_port *port)
1105{
1106        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1107        struct dma_async_tx_descriptor *desc;
1108        dma_cap_mask_t          mask;
1109        struct dma_slave_config config;
1110        struct circ_buf         *ring;
1111        int ret, nent;
1112
1113        ring = &atmel_port->rx_ring;
1114
1115        dma_cap_zero(mask);
1116        dma_cap_set(DMA_CYCLIC, mask);
1117
1118        atmel_port->chan_rx = dma_request_slave_channel(port->dev, "rx");
1119        if (atmel_port->chan_rx == NULL)
1120                goto chan_err;
1121        dev_info(port->dev, "using %s for rx DMA transfers\n",
1122                dma_chan_name(atmel_port->chan_rx));
1123
1124        spin_lock_init(&atmel_port->lock_rx);
1125        sg_init_table(&atmel_port->sg_rx, 1);
1126        /* UART circular rx buffer is an aligned page. */
1127        BUG_ON(!PAGE_ALIGNED(ring->buf));
1128        sg_set_page(&atmel_port->sg_rx,
1129                    virt_to_page(ring->buf),
1130                    sizeof(struct atmel_uart_char) * ATMEL_SERIAL_RINGSIZE,
1131                    (unsigned long)ring->buf & ~PAGE_MASK);
1132        nent = dma_map_sg(port->dev,
1133                          &atmel_port->sg_rx,
1134                          1,
1135                          DMA_FROM_DEVICE);
1136
1137        if (!nent) {
1138                dev_dbg(port->dev, "need to release resource of dma\n");
1139                goto chan_err;
1140        } else {
1141                dev_dbg(port->dev, "%s: mapped %d@%p to %pad\n", __func__,
1142                        sg_dma_len(&atmel_port->sg_rx),
1143                        ring->buf,
1144                        &sg_dma_address(&atmel_port->sg_rx));
1145        }
1146
1147        /* Configure the slave DMA */
1148        memset(&config, 0, sizeof(config));
1149        config.direction = DMA_DEV_TO_MEM;
1150        config.src_addr_width = DMA_SLAVE_BUSWIDTH_1_BYTE;
1151        config.src_addr = port->mapbase + ATMEL_US_RHR;
1152        config.src_maxburst = 1;
1153
1154        ret = dmaengine_slave_config(atmel_port->chan_rx,
1155                                     &config);
1156        if (ret) {
1157                dev_err(port->dev, "DMA rx slave configuration failed\n");
1158                goto chan_err;
1159        }
1160        /*
1161         * Prepare a cyclic dma transfer, assign 2 descriptors,
1162         * each one is half ring buffer size
1163         */
1164        desc = dmaengine_prep_dma_cyclic(atmel_port->chan_rx,
1165                                         sg_dma_address(&atmel_port->sg_rx),
1166                                         sg_dma_len(&atmel_port->sg_rx),
1167                                         sg_dma_len(&atmel_port->sg_rx)/2,
1168                                         DMA_DEV_TO_MEM,
1169                                         DMA_PREP_INTERRUPT);
1170        desc->callback = atmel_complete_rx_dma;
1171        desc->callback_param = port;
1172        atmel_port->desc_rx = desc;
1173        atmel_port->cookie_rx = dmaengine_submit(desc);
1174
1175        return 0;
1176
1177chan_err:
1178        dev_err(port->dev, "RX channel not available, switch to pio\n");
1179        atmel_port->use_dma_rx = 0;
1180        if (atmel_port->chan_rx)
1181                atmel_release_rx_dma(port);
1182        return -EINVAL;
1183}
1184
1185static void atmel_uart_timer_callback(unsigned long data)
1186{
1187        struct uart_port *port = (void *)data;
1188        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1189
1190        tasklet_schedule(&atmel_port->tasklet);
1191        mod_timer(&atmel_port->uart_timer, jiffies + uart_poll_timeout(port));
1192}
1193
1194/*
1195 * receive interrupt handler.
1196 */
1197static void
1198atmel_handle_receive(struct uart_port *port, unsigned int pending)
1199{
1200        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1201
1202        if (atmel_use_pdc_rx(port)) {
1203                /*
1204                 * PDC receive. Just schedule the tasklet and let it
1205                 * figure out the details.
1206                 *
1207                 * TODO: We're not handling error flags correctly at
1208                 * the moment.
1209                 */
1210                if (pending & (ATMEL_US_ENDRX | ATMEL_US_TIMEOUT)) {
1211                        atmel_uart_writel(port, ATMEL_US_IDR,
1212                                          (ATMEL_US_ENDRX | ATMEL_US_TIMEOUT));
1213                        tasklet_schedule(&atmel_port->tasklet);
1214                }
1215
1216                if (pending & (ATMEL_US_RXBRK | ATMEL_US_OVRE |
1217                                ATMEL_US_FRAME | ATMEL_US_PARE))
1218                        atmel_pdc_rxerr(port, pending);
1219        }
1220
1221        if (atmel_use_dma_rx(port)) {
1222                if (pending & ATMEL_US_TIMEOUT) {
1223                        atmel_uart_writel(port, ATMEL_US_IDR,
1224                                          ATMEL_US_TIMEOUT);
1225                        tasklet_schedule(&atmel_port->tasklet);
1226                }
1227        }
1228
1229        /* Interrupt receive */
1230        if (pending & ATMEL_US_RXRDY)
1231                atmel_rx_chars(port);
1232        else if (pending & ATMEL_US_RXBRK) {
1233                /*
1234                 * End of break detected. If it came along with a
1235                 * character, atmel_rx_chars will handle it.
1236                 */
1237                atmel_uart_writel(port, ATMEL_US_CR, ATMEL_US_RSTSTA);
1238                atmel_uart_writel(port, ATMEL_US_IDR, ATMEL_US_RXBRK);
1239                atmel_port->break_active = 0;
1240        }
1241}
1242
1243/*
1244 * transmit interrupt handler. (Transmit is IRQF_NODELAY safe)
1245 */
1246static void
1247atmel_handle_transmit(struct uart_port *port, unsigned int pending)
1248{
1249        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1250
1251        if (pending & atmel_port->tx_done_mask) {
1252                /* Either PDC or interrupt transmission */
1253                atmel_uart_writel(port, ATMEL_US_IDR,
1254                                  atmel_port->tx_done_mask);
1255                tasklet_schedule(&atmel_port->tasklet);
1256        }
1257}
1258
1259/*
1260 * status flags interrupt handler.
1261 */
1262static void
1263atmel_handle_status(struct uart_port *port, unsigned int pending,
1264                    unsigned int status)
1265{
1266        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1267
1268        if (pending & (ATMEL_US_RIIC | ATMEL_US_DSRIC | ATMEL_US_DCDIC
1269                                | ATMEL_US_CTSIC)) {
1270                atmel_port->irq_status = status;
1271                atmel_port->status_change = atmel_port->irq_status ^
1272                                            atmel_port->irq_status_prev;
1273                atmel_port->irq_status_prev = status;
1274                tasklet_schedule(&atmel_port->tasklet);
1275        }
1276}
1277
1278/*
1279 * Interrupt handler
1280 */
1281static irqreturn_t atmel_interrupt(int irq, void *dev_id)
1282{
1283        struct uart_port *port = dev_id;
1284        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1285        unsigned int status, pending, mask, pass_counter = 0;
1286        bool gpio_handled = false;
1287
1288        spin_lock(&atmel_port->lock_suspended);
1289
1290        do {
1291                status = atmel_get_lines_status(port);
1292                mask = atmel_uart_readl(port, ATMEL_US_IMR);
1293                pending = status & mask;
1294                if (!gpio_handled) {
1295                        /*
1296                         * Dealing with GPIO interrupt
1297                         */
1298                        if (irq == atmel_port->gpio_irq[UART_GPIO_CTS])
1299                                pending |= ATMEL_US_CTSIC;
1300
1301                        if (irq == atmel_port->gpio_irq[UART_GPIO_DSR])
1302                                pending |= ATMEL_US_DSRIC;
1303
1304                        if (irq == atmel_port->gpio_irq[UART_GPIO_RI])
1305                                pending |= ATMEL_US_RIIC;
1306
1307                        if (irq == atmel_port->gpio_irq[UART_GPIO_DCD])
1308                                pending |= ATMEL_US_DCDIC;
1309
1310                        gpio_handled = true;
1311                }
1312                if (!pending)
1313                        break;
1314
1315                if (atmel_port->suspended) {
1316                        atmel_port->pending |= pending;
1317                        atmel_port->pending_status = status;
1318                        atmel_uart_writel(port, ATMEL_US_IDR, mask);
1319                        pm_system_wakeup();
1320                        break;
1321                }
1322
1323                atmel_handle_receive(port, pending);
1324                atmel_handle_status(port, pending, status);
1325                atmel_handle_transmit(port, pending);
1326        } while (pass_counter++ < ATMEL_ISR_PASS_LIMIT);
1327
1328        spin_unlock(&atmel_port->lock_suspended);
1329
1330        return pass_counter ? IRQ_HANDLED : IRQ_NONE;
1331}
1332
1333static void atmel_release_tx_pdc(struct uart_port *port)
1334{
1335        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1336        struct atmel_dma_buffer *pdc = &atmel_port->pdc_tx;
1337
1338        dma_unmap_single(port->dev,
1339                         pdc->dma_addr,
1340                         pdc->dma_size,
1341                         DMA_TO_DEVICE);
1342}
1343
1344/*
1345 * Called from tasklet with ENDTX and TXBUFE interrupts disabled.
1346 */
1347static void atmel_tx_pdc(struct uart_port *port)
1348{
1349        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1350        struct circ_buf *xmit = &port->state->xmit;
1351        struct atmel_dma_buffer *pdc = &atmel_port->pdc_tx;
1352        int count;
1353
1354        /* nothing left to transmit? */
1355        if (atmel_uart_readl(port, ATMEL_PDC_TCR))
1356                return;
1357
1358        xmit->tail += pdc->ofs;
1359        xmit->tail &= UART_XMIT_SIZE - 1;
1360
1361        port->icount.tx += pdc->ofs;
1362        pdc->ofs = 0;
1363
1364        /* more to transmit - setup next transfer */
1365
1366        /* disable PDC transmit */
1367        atmel_uart_writel(port, ATMEL_PDC_PTCR, ATMEL_PDC_TXTDIS);
1368
1369        if (!uart_circ_empty(xmit) && !uart_tx_stopped(port)) {
1370                dma_sync_single_for_device(port->dev,
1371                                           pdc->dma_addr,
1372                                           pdc->dma_size,
1373                                           DMA_TO_DEVICE);
1374
1375                count = CIRC_CNT_TO_END(xmit->head, xmit->tail, UART_XMIT_SIZE);
1376                pdc->ofs = count;
1377
1378                atmel_uart_writel(port, ATMEL_PDC_TPR,
1379                                  pdc->dma_addr + xmit->tail);
1380                atmel_uart_writel(port, ATMEL_PDC_TCR, count);
1381                /* re-enable PDC transmit */
1382                atmel_uart_writel(port, ATMEL_PDC_PTCR, ATMEL_PDC_TXTEN);
1383                /* Enable interrupts */
1384                atmel_uart_writel(port, ATMEL_US_IER,
1385                                  atmel_port->tx_done_mask);
1386        } else {
1387                if ((port->rs485.flags & SER_RS485_ENABLED) &&
1388                    !(port->rs485.flags & SER_RS485_RX_DURING_TX)) {
1389                        /* DMA done, stop TX, start RX for RS485 */
1390                        atmel_start_rx(port);
1391                }
1392        }
1393
1394        if (uart_circ_chars_pending(xmit) < WAKEUP_CHARS)
1395                uart_write_wakeup(port);
1396}
1397
1398static int atmel_prepare_tx_pdc(struct uart_port *port)
1399{
1400        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1401        struct atmel_dma_buffer *pdc = &atmel_port->pdc_tx;
1402        struct circ_buf *xmit = &port->state->xmit;
1403
1404        pdc->buf = xmit->buf;
1405        pdc->dma_addr = dma_map_single(port->dev,
1406                                        pdc->buf,
1407                                        UART_XMIT_SIZE,
1408                                        DMA_TO_DEVICE);
1409        pdc->dma_size = UART_XMIT_SIZE;
1410        pdc->ofs = 0;
1411
1412        return 0;
1413}
1414
1415static void atmel_rx_from_ring(struct uart_port *port)
1416{
1417        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1418        struct circ_buf *ring = &atmel_port->rx_ring;
1419        unsigned int flg;
1420        unsigned int status;
1421
1422        while (ring->head != ring->tail) {
1423                struct atmel_uart_char c;
1424
1425                /* Make sure c is loaded after head. */
1426                smp_rmb();
1427
1428                c = ((struct atmel_uart_char *)ring->buf)[ring->tail];
1429
1430                ring->tail = (ring->tail + 1) & (ATMEL_SERIAL_RINGSIZE - 1);
1431
1432                port->icount.rx++;
1433                status = c.status;
1434                flg = TTY_NORMAL;
1435
1436                /*
1437                 * note that the error handling code is
1438                 * out of the main execution path
1439                 */
1440                if (unlikely(status & (ATMEL_US_PARE | ATMEL_US_FRAME
1441                                       | ATMEL_US_OVRE | ATMEL_US_RXBRK))) {
1442                        if (status & ATMEL_US_RXBRK) {
1443                                /* ignore side-effect */
1444                                status &= ~(ATMEL_US_PARE | ATMEL_US_FRAME);
1445
1446                                port->icount.brk++;
1447                                if (uart_handle_break(port))
1448                                        continue;
1449                        }
1450                        if (status & ATMEL_US_PARE)
1451                                port->icount.parity++;
1452                        if (status & ATMEL_US_FRAME)
1453                                port->icount.frame++;
1454                        if (status & ATMEL_US_OVRE)
1455                                port->icount.overrun++;
1456
1457                        status &= port->read_status_mask;
1458
1459                        if (status & ATMEL_US_RXBRK)
1460                                flg = TTY_BREAK;
1461                        else if (status & ATMEL_US_PARE)
1462                                flg = TTY_PARITY;
1463                        else if (status & ATMEL_US_FRAME)
1464                                flg = TTY_FRAME;
1465                }
1466
1467
1468                if (uart_handle_sysrq_char(port, c.ch))
1469                        continue;
1470
1471                uart_insert_char(port, status, ATMEL_US_OVRE, c.ch, flg);
1472        }
1473
1474        /*
1475         * Drop the lock here since it might end up calling
1476         * uart_start(), which takes the lock.
1477         */
1478        spin_unlock(&port->lock);
1479        tty_flip_buffer_push(&port->state->port);
1480        spin_lock(&port->lock);
1481}
1482
1483static void atmel_release_rx_pdc(struct uart_port *port)
1484{
1485        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1486        int i;
1487
1488        for (i = 0; i < 2; i++) {
1489                struct atmel_dma_buffer *pdc = &atmel_port->pdc_rx[i];
1490
1491                dma_unmap_single(port->dev,
1492                                 pdc->dma_addr,
1493                                 pdc->dma_size,
1494                                 DMA_FROM_DEVICE);
1495                kfree(pdc->buf);
1496        }
1497}
1498
1499static void atmel_rx_from_pdc(struct uart_port *port)
1500{
1501        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1502        struct tty_port *tport = &port->state->port;
1503        struct atmel_dma_buffer *pdc;
1504        int rx_idx = atmel_port->pdc_rx_idx;
1505        unsigned int head;
1506        unsigned int tail;
1507        unsigned int count;
1508
1509        do {
1510                /* Reset the UART timeout early so that we don't miss one */
1511                atmel_uart_writel(port, ATMEL_US_CR, ATMEL_US_STTTO);
1512
1513                pdc = &atmel_port->pdc_rx[rx_idx];
1514                head = atmel_uart_readl(port, ATMEL_PDC_RPR) - pdc->dma_addr;
1515                tail = pdc->ofs;
1516
1517                /* If the PDC has switched buffers, RPR won't contain
1518                 * any address within the current buffer. Since head
1519                 * is unsigned, we just need a one-way comparison to
1520                 * find out.
1521                 *
1522                 * In this case, we just need to consume the entire
1523                 * buffer and resubmit it for DMA. This will clear the
1524                 * ENDRX bit as well, so that we can safely re-enable
1525                 * all interrupts below.
1526                 */
1527                head = min(head, pdc->dma_size);
1528
1529                if (likely(head != tail)) {
1530                        dma_sync_single_for_cpu(port->dev, pdc->dma_addr,
1531                                        pdc->dma_size, DMA_FROM_DEVICE);
1532
1533                        /*
1534                         * head will only wrap around when we recycle
1535                         * the DMA buffer, and when that happens, we
1536                         * explicitly set tail to 0. So head will
1537                         * always be greater than tail.
1538                         */
1539                        count = head - tail;
1540
1541                        tty_insert_flip_string(tport, pdc->buf + pdc->ofs,
1542                                                count);
1543
1544                        dma_sync_single_for_device(port->dev, pdc->dma_addr,
1545                                        pdc->dma_size, DMA_FROM_DEVICE);
1546
1547                        port->icount.rx += count;
1548                        pdc->ofs = head;
1549                }
1550
1551                /*
1552                 * If the current buffer is full, we need to check if
1553                 * the next one contains any additional data.
1554                 */
1555                if (head >= pdc->dma_size) {
1556                        pdc->ofs = 0;
1557                        atmel_uart_writel(port, ATMEL_PDC_RNPR, pdc->dma_addr);
1558                        atmel_uart_writel(port, ATMEL_PDC_RNCR, pdc->dma_size);
1559
1560                        rx_idx = !rx_idx;
1561                        atmel_port->pdc_rx_idx = rx_idx;
1562                }
1563        } while (head >= pdc->dma_size);
1564
1565        /*
1566         * Drop the lock here since it might end up calling
1567         * uart_start(), which takes the lock.
1568         */
1569        spin_unlock(&port->lock);
1570        tty_flip_buffer_push(tport);
1571        spin_lock(&port->lock);
1572
1573        atmel_uart_writel(port, ATMEL_US_IER,
1574                          ATMEL_US_ENDRX | ATMEL_US_TIMEOUT);
1575}
1576
1577static int atmel_prepare_rx_pdc(struct uart_port *port)
1578{
1579        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1580        int i;
1581
1582        for (i = 0; i < 2; i++) {
1583                struct atmel_dma_buffer *pdc = &atmel_port->pdc_rx[i];
1584
1585                pdc->buf = kmalloc(PDC_BUFFER_SIZE, GFP_KERNEL);
1586                if (pdc->buf == NULL) {
1587                        if (i != 0) {
1588                                dma_unmap_single(port->dev,
1589                                        atmel_port->pdc_rx[0].dma_addr,
1590                                        PDC_BUFFER_SIZE,
1591                                        DMA_FROM_DEVICE);
1592                                kfree(atmel_port->pdc_rx[0].buf);
1593                        }
1594                        atmel_port->use_pdc_rx = 0;
1595                        return -ENOMEM;
1596                }
1597                pdc->dma_addr = dma_map_single(port->dev,
1598                                                pdc->buf,
1599                                                PDC_BUFFER_SIZE,
1600                                                DMA_FROM_DEVICE);
1601                pdc->dma_size = PDC_BUFFER_SIZE;
1602                pdc->ofs = 0;
1603        }
1604
1605        atmel_port->pdc_rx_idx = 0;
1606
1607        atmel_uart_writel(port, ATMEL_PDC_RPR, atmel_port->pdc_rx[0].dma_addr);
1608        atmel_uart_writel(port, ATMEL_PDC_RCR, PDC_BUFFER_SIZE);
1609
1610        atmel_uart_writel(port, ATMEL_PDC_RNPR,
1611                          atmel_port->pdc_rx[1].dma_addr);
1612        atmel_uart_writel(port, ATMEL_PDC_RNCR, PDC_BUFFER_SIZE);
1613
1614        return 0;
1615}
1616
1617/*
1618 * tasklet handling tty stuff outside the interrupt handler.
1619 */
1620static void atmel_tasklet_func(unsigned long data)
1621{
1622        struct uart_port *port = (struct uart_port *)data;
1623        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1624        unsigned int status = atmel_port->irq_status;
1625        unsigned int status_change = atmel_port->status_change;
1626
1627        /* The interrupt handler does not take the lock */
1628        spin_lock(&port->lock);
1629
1630        atmel_port->schedule_tx(port);
1631
1632        if (status_change & (ATMEL_US_RI | ATMEL_US_DSR
1633                                | ATMEL_US_DCD | ATMEL_US_CTS)) {
1634                /* TODO: All reads to CSR will clear these interrupts! */
1635                if (status_change & ATMEL_US_RI)
1636                        port->icount.rng++;
1637                if (status_change & ATMEL_US_DSR)
1638                        port->icount.dsr++;
1639                if (status_change & ATMEL_US_DCD)
1640                        uart_handle_dcd_change(port, !(status & ATMEL_US_DCD));
1641                if (status_change & ATMEL_US_CTS)
1642                        uart_handle_cts_change(port, !(status & ATMEL_US_CTS));
1643
1644                wake_up_interruptible(&port->state->port.delta_msr_wait);
1645
1646                atmel_port->status_change = 0;
1647        }
1648
1649        atmel_port->schedule_rx(port);
1650
1651        spin_unlock(&port->lock);
1652}
1653
1654static void atmel_init_property(struct atmel_uart_port *atmel_port,
1655                                struct platform_device *pdev)
1656{
1657        struct device_node *np = pdev->dev.of_node;
1658        struct atmel_uart_data *pdata = dev_get_platdata(&pdev->dev);
1659
1660        if (np) {
1661                /* DMA/PDC usage specification */
1662                if (of_get_property(np, "atmel,use-dma-rx", NULL)) {
1663                        if (of_get_property(np, "dmas", NULL)) {
1664                                atmel_port->use_dma_rx  = true;
1665                                atmel_port->use_pdc_rx  = false;
1666                        } else {
1667                                atmel_port->use_dma_rx  = false;
1668                                atmel_port->use_pdc_rx  = true;
1669                        }
1670                } else {
1671                        atmel_port->use_dma_rx  = false;
1672                        atmel_port->use_pdc_rx  = false;
1673                }
1674
1675                if (of_get_property(np, "atmel,use-dma-tx", NULL)) {
1676                        if (of_get_property(np, "dmas", NULL)) {
1677                                atmel_port->use_dma_tx  = true;
1678                                atmel_port->use_pdc_tx  = false;
1679                        } else {
1680                                atmel_port->use_dma_tx  = false;
1681                                atmel_port->use_pdc_tx  = true;
1682                        }
1683                } else {
1684                        atmel_port->use_dma_tx  = false;
1685                        atmel_port->use_pdc_tx  = false;
1686                }
1687
1688        } else {
1689                atmel_port->use_pdc_rx  = pdata->use_dma_rx;
1690                atmel_port->use_pdc_tx  = pdata->use_dma_tx;
1691                atmel_port->use_dma_rx  = false;
1692                atmel_port->use_dma_tx  = false;
1693        }
1694
1695}
1696
1697static void atmel_init_rs485(struct uart_port *port,
1698                                struct platform_device *pdev)
1699{
1700        struct device_node *np = pdev->dev.of_node;
1701        struct atmel_uart_data *pdata = dev_get_platdata(&pdev->dev);
1702
1703        if (np) {
1704                struct serial_rs485 *rs485conf = &port->rs485;
1705                u32 rs485_delay[2];
1706                /* rs485 properties */
1707                if (of_property_read_u32_array(np, "rs485-rts-delay",
1708                                        rs485_delay, 2) == 0) {
1709                        rs485conf->delay_rts_before_send = rs485_delay[0];
1710                        rs485conf->delay_rts_after_send = rs485_delay[1];
1711                        rs485conf->flags = 0;
1712                }
1713
1714                if (of_get_property(np, "rs485-rx-during-tx", NULL))
1715                        rs485conf->flags |= SER_RS485_RX_DURING_TX;
1716
1717                if (of_get_property(np, "linux,rs485-enabled-at-boot-time",
1718                                                                NULL))
1719                        rs485conf->flags |= SER_RS485_ENABLED;
1720        } else {
1721                port->rs485       = pdata->rs485;
1722        }
1723
1724}
1725
1726static void atmel_set_ops(struct uart_port *port)
1727{
1728        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1729
1730        if (atmel_use_dma_rx(port)) {
1731                atmel_port->prepare_rx = &atmel_prepare_rx_dma;
1732                atmel_port->schedule_rx = &atmel_rx_from_dma;
1733                atmel_port->release_rx = &atmel_release_rx_dma;
1734        } else if (atmel_use_pdc_rx(port)) {
1735                atmel_port->prepare_rx = &atmel_prepare_rx_pdc;
1736                atmel_port->schedule_rx = &atmel_rx_from_pdc;
1737                atmel_port->release_rx = &atmel_release_rx_pdc;
1738        } else {
1739                atmel_port->prepare_rx = NULL;
1740                atmel_port->schedule_rx = &atmel_rx_from_ring;
1741                atmel_port->release_rx = NULL;
1742        }
1743
1744        if (atmel_use_dma_tx(port)) {
1745                atmel_port->prepare_tx = &atmel_prepare_tx_dma;
1746                atmel_port->schedule_tx = &atmel_tx_dma;
1747                atmel_port->release_tx = &atmel_release_tx_dma;
1748        } else if (atmel_use_pdc_tx(port)) {
1749                atmel_port->prepare_tx = &atmel_prepare_tx_pdc;
1750                atmel_port->schedule_tx = &atmel_tx_pdc;
1751                atmel_port->release_tx = &atmel_release_tx_pdc;
1752        } else {
1753                atmel_port->prepare_tx = NULL;
1754                atmel_port->schedule_tx = &atmel_tx_chars;
1755                atmel_port->release_tx = NULL;
1756        }
1757}
1758
1759/*
1760 * Get ip name usart or uart
1761 */
1762static void atmel_get_ip_name(struct uart_port *port)
1763{
1764        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1765        int name = atmel_uart_readl(port, ATMEL_US_NAME);
1766        u32 version;
1767        int usart, uart;
1768        /* usart and uart ascii */
1769        usart = 0x55534152;
1770        uart = 0x44424755;
1771
1772        atmel_port->is_usart = false;
1773
1774        if (name == usart) {
1775                dev_dbg(port->dev, "This is usart\n");
1776                atmel_port->is_usart = true;
1777        } else if (name == uart) {
1778                dev_dbg(port->dev, "This is uart\n");
1779                atmel_port->is_usart = false;
1780        } else {
1781                /* fallback for older SoCs: use version field */
1782                version = atmel_uart_readl(port, ATMEL_US_VERSION);
1783                switch (version) {
1784                case 0x302:
1785                case 0x10213:
1786                        dev_dbg(port->dev, "This version is usart\n");
1787                        atmel_port->is_usart = true;
1788                        break;
1789                case 0x203:
1790                case 0x10202:
1791                        dev_dbg(port->dev, "This version is uart\n");
1792                        atmel_port->is_usart = false;
1793                        break;
1794                default:
1795                        dev_err(port->dev, "Not supported ip name nor version, set to uart\n");
1796                }
1797        }
1798}
1799
1800static void atmel_free_gpio_irq(struct uart_port *port)
1801{
1802        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1803        enum mctrl_gpio_idx i;
1804
1805        for (i = 0; i < UART_GPIO_MAX; i++)
1806                if (atmel_port->gpio_irq[i] >= 0)
1807                        free_irq(atmel_port->gpio_irq[i], port);
1808}
1809
1810static int atmel_request_gpio_irq(struct uart_port *port)
1811{
1812        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1813        int *irq = atmel_port->gpio_irq;
1814        enum mctrl_gpio_idx i;
1815        int err = 0;
1816
1817        for (i = 0; (i < UART_GPIO_MAX) && !err; i++) {
1818                if (irq[i] < 0)
1819                        continue;
1820
1821                irq_set_status_flags(irq[i], IRQ_NOAUTOEN);
1822                err = request_irq(irq[i], atmel_interrupt, IRQ_TYPE_EDGE_BOTH,
1823                                  "atmel_serial", port);
1824                if (err)
1825                        dev_err(port->dev, "atmel_startup - Can't get %d irq\n",
1826                                irq[i]);
1827        }
1828
1829        /*
1830         * If something went wrong, rollback.
1831         */
1832        while (err && (--i >= 0))
1833                if (irq[i] >= 0)
1834                        free_irq(irq[i], port);
1835
1836        return err;
1837}
1838
1839/*
1840 * Perform initialization and enable port for reception
1841 */
1842static int atmel_startup(struct uart_port *port)
1843{
1844        struct platform_device *pdev = to_platform_device(port->dev);
1845        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1846        struct tty_struct *tty = port->state->port.tty;
1847        int retval;
1848
1849        /*
1850         * Ensure that no interrupts are enabled otherwise when
1851         * request_irq() is called we could get stuck trying to
1852         * handle an unexpected interrupt
1853         */
1854        atmel_uart_writel(port, ATMEL_US_IDR, -1);
1855        atmel_port->ms_irq_enabled = false;
1856
1857        /*
1858         * Allocate the IRQ
1859         */
1860        retval = request_irq(port->irq, atmel_interrupt,
1861                        IRQF_SHARED | IRQF_COND_SUSPEND,
1862                        tty ? tty->name : "atmel_serial", port);
1863        if (retval) {
1864                dev_err(port->dev, "atmel_startup - Can't get irq\n");
1865                return retval;
1866        }
1867
1868        /*
1869         * Get the GPIO lines IRQ
1870         */
1871        retval = atmel_request_gpio_irq(port);
1872        if (retval)
1873                goto free_irq;
1874
1875        tasklet_enable(&atmel_port->tasklet);
1876
1877        /*
1878         * Initialize DMA (if necessary)
1879         */
1880        atmel_init_property(atmel_port, pdev);
1881        atmel_set_ops(port);
1882
1883        if (atmel_port->prepare_rx) {
1884                retval = atmel_port->prepare_rx(port);
1885                if (retval < 0)
1886                        atmel_set_ops(port);
1887        }
1888
1889        if (atmel_port->prepare_tx) {
1890                retval = atmel_port->prepare_tx(port);
1891                if (retval < 0)
1892                        atmel_set_ops(port);
1893        }
1894
1895        /*
1896         * Enable FIFO when available
1897         */
1898        if (atmel_port->fifo_size) {
1899                unsigned int txrdym = ATMEL_US_ONE_DATA;
1900                unsigned int rxrdym = ATMEL_US_ONE_DATA;
1901                unsigned int fmr;
1902
1903                atmel_uart_writel(port, ATMEL_US_CR,
1904                                  ATMEL_US_FIFOEN |
1905                                  ATMEL_US_RXFCLR |
1906                                  ATMEL_US_TXFLCLR);
1907
1908                if (atmel_use_dma_tx(port))
1909                        txrdym = ATMEL_US_FOUR_DATA;
1910
1911                fmr = ATMEL_US_TXRDYM(txrdym) | ATMEL_US_RXRDYM(rxrdym);
1912                if (atmel_port->rts_high &&
1913                    atmel_port->rts_low)
1914                        fmr |=  ATMEL_US_FRTSC |
1915                                ATMEL_US_RXFTHRES(atmel_port->rts_high) |
1916                                ATMEL_US_RXFTHRES2(atmel_port->rts_low);
1917
1918                atmel_uart_writel(port, ATMEL_US_FMR, fmr);
1919        }
1920
1921        /* Save current CSR for comparison in atmel_tasklet_func() */
1922        atmel_port->irq_status_prev = atmel_get_lines_status(port);
1923        atmel_port->irq_status = atmel_port->irq_status_prev;
1924
1925        /*
1926         * Finally, enable the serial port
1927         */
1928        atmel_uart_writel(port, ATMEL_US_CR, ATMEL_US_RSTSTA | ATMEL_US_RSTRX);
1929        /* enable xmit & rcvr */
1930        atmel_uart_writel(port, ATMEL_US_CR, ATMEL_US_TXEN | ATMEL_US_RXEN);
1931
1932        setup_timer(&atmel_port->uart_timer,
1933                        atmel_uart_timer_callback,
1934                        (unsigned long)port);
1935
1936        if (atmel_use_pdc_rx(port)) {
1937                /* set UART timeout */
1938                if (!atmel_port->is_usart) {
1939                        mod_timer(&atmel_port->uart_timer,
1940                                        jiffies + uart_poll_timeout(port));
1941                /* set USART timeout */
1942                } else {
1943                        atmel_uart_writel(port, ATMEL_US_RTOR, PDC_RX_TIMEOUT);
1944                        atmel_uart_writel(port, ATMEL_US_CR, ATMEL_US_STTTO);
1945
1946                        atmel_uart_writel(port, ATMEL_US_IER,
1947                                          ATMEL_US_ENDRX | ATMEL_US_TIMEOUT);
1948                }
1949                /* enable PDC controller */
1950                atmel_uart_writel(port, ATMEL_PDC_PTCR, ATMEL_PDC_RXTEN);
1951        } else if (atmel_use_dma_rx(port)) {
1952                /* set UART timeout */
1953                if (!atmel_port->is_usart) {
1954                        mod_timer(&atmel_port->uart_timer,
1955                                        jiffies + uart_poll_timeout(port));
1956                /* set USART timeout */
1957                } else {
1958                        atmel_uart_writel(port, ATMEL_US_RTOR, PDC_RX_TIMEOUT);
1959                        atmel_uart_writel(port, ATMEL_US_CR, ATMEL_US_STTTO);
1960
1961                        atmel_uart_writel(port, ATMEL_US_IER,
1962                                          ATMEL_US_TIMEOUT);
1963                }
1964        } else {
1965                /* enable receive only */
1966                atmel_uart_writel(port, ATMEL_US_IER, ATMEL_US_RXRDY);
1967        }
1968
1969        return 0;
1970
1971free_irq:
1972        free_irq(port->irq, port);
1973
1974        return retval;
1975}
1976
1977/*
1978 * Flush any TX data submitted for DMA. Called when the TX circular
1979 * buffer is reset.
1980 */
1981static void atmel_flush_buffer(struct uart_port *port)
1982{
1983        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
1984
1985        if (atmel_use_pdc_tx(port)) {
1986                atmel_uart_writel(port, ATMEL_PDC_TCR, 0);
1987                atmel_port->pdc_tx.ofs = 0;
1988        }
1989        /*
1990         * in uart_flush_buffer(), the xmit circular buffer has just
1991         * been cleared, so we have to reset tx_len accordingly.
1992         */
1993        atmel_port->tx_len = 0;
1994}
1995
1996/*
1997 * Disable the port
1998 */
1999static void atmel_shutdown(struct uart_port *port)
2000{
2001        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
2002
2003        /*
2004         * Prevent any tasklets being scheduled during
2005         * cleanup
2006         */
2007        del_timer_sync(&atmel_port->uart_timer);
2008
2009        /*
2010         * Clear out any scheduled tasklets before
2011         * we destroy the buffers
2012         */
2013        tasklet_disable(&atmel_port->tasklet);
2014        tasklet_kill(&atmel_port->tasklet);
2015
2016        /*
2017         * Ensure everything is stopped and
2018         * disable all interrupts, port and break condition.
2019         */
2020        atmel_stop_rx(port);
2021        atmel_stop_tx(port);
2022
2023        atmel_uart_writel(port, ATMEL_US_CR, ATMEL_US_RSTSTA);
2024        atmel_uart_writel(port, ATMEL_US_IDR, -1);
2025
2026
2027        /*
2028         * Shut-down the DMA.
2029         */
2030        if (atmel_port->release_rx)
2031                atmel_port->release_rx(port);
2032        if (atmel_port->release_tx)
2033                atmel_port->release_tx(port);
2034
2035        /*
2036         * Reset ring buffer pointers
2037         */
2038        atmel_port->rx_ring.head = 0;
2039        atmel_port->rx_ring.tail = 0;
2040
2041        /*
2042         * Free the interrupts
2043         */
2044        free_irq(port->irq, port);
2045        atmel_free_gpio_irq(port);
2046
2047        atmel_port->ms_irq_enabled = false;
2048
2049        atmel_flush_buffer(port);
2050}
2051
2052/*
2053 * Power / Clock management.
2054 */
2055static void atmel_serial_pm(struct uart_port *port, unsigned int state,
2056                            unsigned int oldstate)
2057{
2058        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
2059
2060        switch (state) {
2061        case 0:
2062                /*
2063                 * Enable the peripheral clock for this serial port.
2064                 * This is called on uart_open() or a resume event.
2065                 */
2066                clk_prepare_enable(atmel_port->clk);
2067
2068                /* re-enable interrupts if we disabled some on suspend */
2069                atmel_uart_writel(port, ATMEL_US_IER, atmel_port->backup_imr);
2070                break;
2071        case 3:
2072                /* Back up the interrupt mask and disable all interrupts */
2073                atmel_port->backup_imr = atmel_uart_readl(port, ATMEL_US_IMR);
2074                atmel_uart_writel(port, ATMEL_US_IDR, -1);
2075
2076                /*
2077                 * Disable the peripheral clock for this serial port.
2078                 * This is called on uart_close() or a suspend event.
2079                 */
2080                clk_disable_unprepare(atmel_port->clk);
2081                break;
2082        default:
2083                dev_err(port->dev, "atmel_serial: unknown pm %d\n", state);
2084        }
2085}
2086
2087/*
2088 * Change the port parameters
2089 */
2090static void atmel_set_termios(struct uart_port *port, struct ktermios *termios,
2091                              struct ktermios *old)
2092{
2093        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
2094        unsigned long flags;
2095        unsigned int old_mode, mode, imr, quot, baud;
2096
2097        /* save the current mode register */
2098        mode = old_mode = atmel_uart_readl(port, ATMEL_US_MR);
2099
2100        /* reset the mode, clock divisor, parity, stop bits and data size */
2101        mode &= ~(ATMEL_US_USCLKS | ATMEL_US_CHRL | ATMEL_US_NBSTOP |
2102                  ATMEL_US_PAR | ATMEL_US_USMODE);
2103
2104        baud = uart_get_baud_rate(port, termios, old, 0, port->uartclk / 16);
2105        quot = uart_get_divisor(port, baud);
2106
2107        if (quot > 65535) {     /* BRGR is 16-bit, so switch to slower clock */
2108                quot /= 8;
2109                mode |= ATMEL_US_USCLKS_MCK_DIV8;
2110        }
2111
2112        /* byte size */
2113        switch (termios->c_cflag & CSIZE) {
2114        case CS5:
2115                mode |= ATMEL_US_CHRL_5;
2116                break;
2117        case CS6:
2118                mode |= ATMEL_US_CHRL_6;
2119                break;
2120        case CS7:
2121                mode |= ATMEL_US_CHRL_7;
2122                break;
2123        default:
2124                mode |= ATMEL_US_CHRL_8;
2125                break;
2126        }
2127
2128        /* stop bits */
2129        if (termios->c_cflag & CSTOPB)
2130                mode |= ATMEL_US_NBSTOP_2;
2131
2132        /* parity */
2133        if (termios->c_cflag & PARENB) {
2134                /* Mark or Space parity */
2135                if (termios->c_cflag & CMSPAR) {
2136                        if (termios->c_cflag & PARODD)
2137                                mode |= ATMEL_US_PAR_MARK;
2138                        else
2139                                mode |= ATMEL_US_PAR_SPACE;
2140                } else if (termios->c_cflag & PARODD)
2141                        mode |= ATMEL_US_PAR_ODD;
2142                else
2143                        mode |= ATMEL_US_PAR_EVEN;
2144        } else
2145                mode |= ATMEL_US_PAR_NONE;
2146
2147        spin_lock_irqsave(&port->lock, flags);
2148
2149        port->read_status_mask = ATMEL_US_OVRE;
2150        if (termios->c_iflag & INPCK)
2151                port->read_status_mask |= (ATMEL_US_FRAME | ATMEL_US_PARE);
2152        if (termios->c_iflag & (IGNBRK | BRKINT | PARMRK))
2153                port->read_status_mask |= ATMEL_US_RXBRK;
2154
2155        if (atmel_use_pdc_rx(port))
2156                /* need to enable error interrupts */
2157                atmel_uart_writel(port, ATMEL_US_IER, port->read_status_mask);
2158
2159        /*
2160         * Characters to ignore
2161         */
2162        port->ignore_status_mask = 0;
2163        if (termios->c_iflag & IGNPAR)
2164                port->ignore_status_mask |= (ATMEL_US_FRAME | ATMEL_US_PARE);
2165        if (termios->c_iflag & IGNBRK) {
2166                port->ignore_status_mask |= ATMEL_US_RXBRK;
2167                /*
2168                 * If we're ignoring parity and break indicators,
2169                 * ignore overruns too (for real raw support).
2170                 */
2171                if (termios->c_iflag & IGNPAR)
2172                        port->ignore_status_mask |= ATMEL_US_OVRE;
2173        }
2174        /* TODO: Ignore all characters if CREAD is set.*/
2175
2176        /* update the per-port timeout */
2177        uart_update_timeout(port, termios->c_cflag, baud);
2178
2179        /*
2180         * save/disable interrupts. The tty layer will ensure that the
2181         * transmitter is empty if requested by the caller, so there's
2182         * no need to wait for it here.
2183         */
2184        imr = atmel_uart_readl(port, ATMEL_US_IMR);
2185        atmel_uart_writel(port, ATMEL_US_IDR, -1);
2186
2187        /* disable receiver and transmitter */
2188        atmel_uart_writel(port, ATMEL_US_CR, ATMEL_US_TXDIS | ATMEL_US_RXDIS);
2189
2190        /* mode */
2191        if (port->rs485.flags & SER_RS485_ENABLED) {
2192                atmel_uart_writel(port, ATMEL_US_TTGR,
2193                                  port->rs485.delay_rts_after_send);
2194                mode |= ATMEL_US_USMODE_RS485;
2195        } else if (termios->c_cflag & CRTSCTS) {
2196                /* RS232 with hardware handshake (RTS/CTS) */
2197                if (atmel_use_fifo(port) &&
2198                    !mctrl_gpio_to_gpiod(atmel_port->gpios, UART_GPIO_CTS)) {
2199                        /*
2200                         * with ATMEL_US_USMODE_HWHS set, the controller will
2201                         * be able to drive the RTS pin high/low when the RX
2202                         * FIFO is above RXFTHRES/below RXFTHRES2.
2203                         * It will also disable the transmitter when the CTS
2204                         * pin is high.
2205                         * This mode is not activated if CTS pin is a GPIO
2206                         * because in this case, the transmitter is always
2207                         * disabled (there must be an internal pull-up
2208                         * responsible for this behaviour).
2209                         * If the RTS pin is a GPIO, the controller won't be
2210                         * able to drive it according to the FIFO thresholds,
2211                         * but it will be handled by the driver.
2212                         */
2213                        mode |= ATMEL_US_USMODE_HWHS;
2214                } else {
2215                        /*
2216                         * For platforms without FIFO, the flow control is
2217                         * handled by the driver.
2218                         */
2219                        mode |= ATMEL_US_USMODE_NORMAL;
2220                }
2221        } else {
2222                /* RS232 without hadware handshake */
2223                mode |= ATMEL_US_USMODE_NORMAL;
2224        }
2225
2226        /* set the mode, clock divisor, parity, stop bits and data size */
2227        atmel_uart_writel(port, ATMEL_US_MR, mode);
2228
2229        /*
2230         * when switching the mode, set the RTS line state according to the
2231         * new mode, otherwise keep the former state
2232         */
2233        if ((old_mode & ATMEL_US_USMODE) != (mode & ATMEL_US_USMODE)) {
2234                unsigned int rts_state;
2235
2236                if ((mode & ATMEL_US_USMODE) == ATMEL_US_USMODE_HWHS) {
2237                        /* let the hardware control the RTS line */
2238                        rts_state = ATMEL_US_RTSDIS;
2239                } else {
2240                        /* force RTS line to low level */
2241                        rts_state = ATMEL_US_RTSEN;
2242                }
2243
2244                atmel_uart_writel(port, ATMEL_US_CR, rts_state);
2245        }
2246
2247        /* set the baud rate */
2248        atmel_uart_writel(port, ATMEL_US_BRGR, quot);
2249        atmel_uart_writel(port, ATMEL_US_CR, ATMEL_US_RSTSTA | ATMEL_US_RSTRX);
2250        atmel_uart_writel(port, ATMEL_US_CR, ATMEL_US_TXEN | ATMEL_US_RXEN);
2251
2252        /* restore interrupts */
2253        atmel_uart_writel(port, ATMEL_US_IER, imr);
2254
2255        /* CTS flow-control and modem-status interrupts */
2256        if (UART_ENABLE_MS(port, termios->c_cflag))
2257                atmel_enable_ms(port);
2258        else
2259                atmel_disable_ms(port);
2260
2261        spin_unlock_irqrestore(&port->lock, flags);
2262}
2263
2264static void atmel_set_ldisc(struct uart_port *port, struct ktermios *termios)
2265{
2266        if (termios->c_line == N_PPS) {
2267                port->flags |= UPF_HARDPPS_CD;
2268                spin_lock_irq(&port->lock);
2269                atmel_enable_ms(port);
2270                spin_unlock_irq(&port->lock);
2271        } else {
2272                port->flags &= ~UPF_HARDPPS_CD;
2273                if (!UART_ENABLE_MS(port, termios->c_cflag)) {
2274                        spin_lock_irq(&port->lock);
2275                        atmel_disable_ms(port);
2276                        spin_unlock_irq(&port->lock);
2277                }
2278        }
2279}
2280
2281/*
2282 * Return string describing the specified port
2283 */
2284static const char *atmel_type(struct uart_port *port)
2285{
2286        return (port->type == PORT_ATMEL) ? "ATMEL_SERIAL" : NULL;
2287}
2288
2289/*
2290 * Release the memory region(s) being used by 'port'.
2291 */
2292static void atmel_release_port(struct uart_port *port)
2293{
2294        struct platform_device *pdev = to_platform_device(port->dev);
2295        int size = pdev->resource[0].end - pdev->resource[0].start + 1;
2296
2297        release_mem_region(port->mapbase, size);
2298
2299        if (port->flags & UPF_IOREMAP) {
2300                iounmap(port->membase);
2301                port->membase = NULL;
2302        }
2303}
2304
2305/*
2306 * Request the memory region(s) being used by 'port'.
2307 */
2308static int atmel_request_port(struct uart_port *port)
2309{
2310        struct platform_device *pdev = to_platform_device(port->dev);
2311        int size = pdev->resource[0].end - pdev->resource[0].start + 1;
2312
2313        if (!request_mem_region(port->mapbase, size, "atmel_serial"))
2314                return -EBUSY;
2315
2316        if (port->flags & UPF_IOREMAP) {
2317                port->membase = ioremap(port->mapbase, size);
2318                if (port->membase == NULL) {
2319                        release_mem_region(port->mapbase, size);
2320                        return -ENOMEM;
2321                }
2322        }
2323
2324        return 0;
2325}
2326
2327/*
2328 * Configure/autoconfigure the port.
2329 */
2330static void atmel_config_port(struct uart_port *port, int flags)
2331{
2332        if (flags & UART_CONFIG_TYPE) {
2333                port->type = PORT_ATMEL;
2334                atmel_request_port(port);
2335        }
2336}
2337
2338/*
2339 * Verify the new serial_struct (for TIOCSSERIAL).
2340 */
2341static int atmel_verify_port(struct uart_port *port, struct serial_struct *ser)
2342{
2343        int ret = 0;
2344        if (ser->type != PORT_UNKNOWN && ser->type != PORT_ATMEL)
2345                ret = -EINVAL;
2346        if (port->irq != ser->irq)
2347                ret = -EINVAL;
2348        if (ser->io_type != SERIAL_IO_MEM)
2349                ret = -EINVAL;
2350        if (port->uartclk / 16 != ser->baud_base)
2351                ret = -EINVAL;
2352        if (port->mapbase != (unsigned long)ser->iomem_base)
2353                ret = -EINVAL;
2354        if (port->iobase != ser->port)
2355                ret = -EINVAL;
2356        if (ser->hub6 != 0)
2357                ret = -EINVAL;
2358        return ret;
2359}
2360
2361#ifdef CONFIG_CONSOLE_POLL
2362static int atmel_poll_get_char(struct uart_port *port)
2363{
2364        while (!(atmel_uart_readl(port, ATMEL_US_CSR) & ATMEL_US_RXRDY))
2365                cpu_relax();
2366
2367        return atmel_uart_read_char(port);
2368}
2369
2370static void atmel_poll_put_char(struct uart_port *port, unsigned char ch)
2371{
2372        while (!(atmel_uart_readl(port, ATMEL_US_CSR) & ATMEL_US_TXRDY))
2373                cpu_relax();
2374
2375        atmel_uart_write_char(port, ch);
2376}
2377#endif
2378
2379static struct uart_ops atmel_pops = {
2380        .tx_empty       = atmel_tx_empty,
2381        .set_mctrl      = atmel_set_mctrl,
2382        .get_mctrl      = atmel_get_mctrl,
2383        .stop_tx        = atmel_stop_tx,
2384        .start_tx       = atmel_start_tx,
2385        .stop_rx        = atmel_stop_rx,
2386        .enable_ms      = atmel_enable_ms,
2387        .break_ctl      = atmel_break_ctl,
2388        .startup        = atmel_startup,
2389        .shutdown       = atmel_shutdown,
2390        .flush_buffer   = atmel_flush_buffer,
2391        .set_termios    = atmel_set_termios,
2392        .set_ldisc      = atmel_set_ldisc,
2393        .type           = atmel_type,
2394        .release_port   = atmel_release_port,
2395        .request_port   = atmel_request_port,
2396        .config_port    = atmel_config_port,
2397        .verify_port    = atmel_verify_port,
2398        .pm             = atmel_serial_pm,
2399#ifdef CONFIG_CONSOLE_POLL
2400        .poll_get_char  = atmel_poll_get_char,
2401        .poll_put_char  = atmel_poll_put_char,
2402#endif
2403};
2404
2405/*
2406 * Configure the port from the platform device resource info.
2407 */
2408static int atmel_init_port(struct atmel_uart_port *atmel_port,
2409                                      struct platform_device *pdev)
2410{
2411        int ret;
2412        struct uart_port *port = &atmel_port->uart;
2413        struct atmel_uart_data *pdata = dev_get_platdata(&pdev->dev);
2414
2415        atmel_init_property(atmel_port, pdev);
2416        atmel_set_ops(port);
2417
2418        atmel_init_rs485(port, pdev);
2419
2420        port->iotype            = UPIO_MEM;
2421        port->flags             = UPF_BOOT_AUTOCONF;
2422        port->ops               = &atmel_pops;
2423        port->fifosize          = 1;
2424        port->dev               = &pdev->dev;
2425        port->mapbase   = pdev->resource[0].start;
2426        port->irq       = pdev->resource[1].start;
2427        port->rs485_config      = atmel_config_rs485;
2428
2429        tasklet_init(&atmel_port->tasklet, atmel_tasklet_func,
2430                        (unsigned long)port);
2431        tasklet_disable(&atmel_port->tasklet);
2432
2433        memset(&atmel_port->rx_ring, 0, sizeof(atmel_port->rx_ring));
2434
2435        if (pdata && pdata->regs) {
2436                /* Already mapped by setup code */
2437                port->membase = pdata->regs;
2438        } else {
2439                port->flags     |= UPF_IOREMAP;
2440                port->membase   = NULL;
2441        }
2442
2443        /* for console, the clock could already be configured */
2444        if (!atmel_port->clk) {
2445                atmel_port->clk = clk_get(&pdev->dev, "usart");
2446                if (IS_ERR(atmel_port->clk)) {
2447                        ret = PTR_ERR(atmel_port->clk);
2448                        atmel_port->clk = NULL;
2449                        return ret;
2450                }
2451                ret = clk_prepare_enable(atmel_port->clk);
2452                if (ret) {
2453                        clk_put(atmel_port->clk);
2454                        atmel_port->clk = NULL;
2455                        return ret;
2456                }
2457                port->uartclk = clk_get_rate(atmel_port->clk);
2458                clk_disable_unprepare(atmel_port->clk);
2459                /* only enable clock when USART is in use */
2460        }
2461
2462        /* Use TXEMPTY for interrupt when rs485 else TXRDY or ENDTX|TXBUFE */
2463        if (port->rs485.flags & SER_RS485_ENABLED)
2464                atmel_port->tx_done_mask = ATMEL_US_TXEMPTY;
2465        else if (atmel_use_pdc_tx(port)) {
2466                port->fifosize = PDC_BUFFER_SIZE;
2467                atmel_port->tx_done_mask = ATMEL_US_ENDTX | ATMEL_US_TXBUFE;
2468        } else {
2469                atmel_port->tx_done_mask = ATMEL_US_TXRDY;
2470        }
2471
2472        return 0;
2473}
2474
2475struct platform_device *atmel_default_console_device;   /* the serial console device */
2476
2477#ifdef CONFIG_SERIAL_ATMEL_CONSOLE
2478static void atmel_console_putchar(struct uart_port *port, int ch)
2479{
2480        while (!(atmel_uart_readl(port, ATMEL_US_CSR) & ATMEL_US_TXRDY))
2481                cpu_relax();
2482        atmel_uart_write_char(port, ch);
2483}
2484
2485/*
2486 * Interrupts are disabled on entering
2487 */
2488static void atmel_console_write(struct console *co, const char *s, u_int count)
2489{
2490        struct uart_port *port = &atmel_ports[co->index].uart;
2491        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
2492        unsigned int status, imr;
2493        unsigned int pdc_tx;
2494
2495        /*
2496         * First, save IMR and then disable interrupts
2497         */
2498        imr = atmel_uart_readl(port, ATMEL_US_IMR);
2499        atmel_uart_writel(port, ATMEL_US_IDR,
2500                          ATMEL_US_RXRDY | atmel_port->tx_done_mask);
2501
2502        /* Store PDC transmit status and disable it */
2503        pdc_tx = atmel_uart_readl(port, ATMEL_PDC_PTSR) & ATMEL_PDC_TXTEN;
2504        atmel_uart_writel(port, ATMEL_PDC_PTCR, ATMEL_PDC_TXTDIS);
2505
2506        /* Make sure that tx path is actually able to send characters */
2507        atmel_uart_writel(port, ATMEL_US_CR, ATMEL_US_TXEN);
2508
2509        uart_console_write(port, s, count, atmel_console_putchar);
2510
2511        /*
2512         * Finally, wait for transmitter to become empty
2513         * and restore IMR
2514         */
2515        do {
2516                status = atmel_uart_readl(port, ATMEL_US_CSR);
2517        } while (!(status & ATMEL_US_TXRDY));
2518
2519        /* Restore PDC transmit status */
2520        if (pdc_tx)
2521                atmel_uart_writel(port, ATMEL_PDC_PTCR, ATMEL_PDC_TXTEN);
2522
2523        /* set interrupts back the way they were */
2524        atmel_uart_writel(port, ATMEL_US_IER, imr);
2525}
2526
2527/*
2528 * If the port was already initialised (eg, by a boot loader),
2529 * try to determine the current setup.
2530 */
2531static void __init atmel_console_get_options(struct uart_port *port, int *baud,
2532                                             int *parity, int *bits)
2533{
2534        unsigned int mr, quot;
2535
2536        /*
2537         * If the baud rate generator isn't running, the port wasn't
2538         * initialized by the boot loader.
2539         */
2540        quot = atmel_uart_readl(port, ATMEL_US_BRGR) & ATMEL_US_CD;
2541        if (!quot)
2542                return;
2543
2544        mr = atmel_uart_readl(port, ATMEL_US_MR) & ATMEL_US_CHRL;
2545        if (mr == ATMEL_US_CHRL_8)
2546                *bits = 8;
2547        else
2548                *bits = 7;
2549
2550        mr = atmel_uart_readl(port, ATMEL_US_MR) & ATMEL_US_PAR;
2551        if (mr == ATMEL_US_PAR_EVEN)
2552                *parity = 'e';
2553        else if (mr == ATMEL_US_PAR_ODD)
2554                *parity = 'o';
2555
2556        /*
2557         * The serial core only rounds down when matching this to a
2558         * supported baud rate. Make sure we don't end up slightly
2559         * lower than one of those, as it would make us fall through
2560         * to a much lower baud rate than we really want.
2561         */
2562        *baud = port->uartclk / (16 * (quot - 1));
2563}
2564
2565static int __init atmel_console_setup(struct console *co, char *options)
2566{
2567        int ret;
2568        struct uart_port *port = &atmel_ports[co->index].uart;
2569        int baud = 115200;
2570        int bits = 8;
2571        int parity = 'n';
2572        int flow = 'n';
2573
2574        if (port->membase == NULL) {
2575                /* Port not initialized yet - delay setup */
2576                return -ENODEV;
2577        }
2578
2579        ret = clk_prepare_enable(atmel_ports[co->index].clk);
2580        if (ret)
2581                return ret;
2582
2583        atmel_uart_writel(port, ATMEL_US_IDR, -1);
2584        atmel_uart_writel(port, ATMEL_US_CR, ATMEL_US_RSTSTA | ATMEL_US_RSTRX);
2585        atmel_uart_writel(port, ATMEL_US_CR, ATMEL_US_TXEN | ATMEL_US_RXEN);
2586
2587        if (options)
2588                uart_parse_options(options, &baud, &parity, &bits, &flow);
2589        else
2590                atmel_console_get_options(port, &baud, &parity, &bits);
2591
2592        return uart_set_options(port, co, baud, parity, bits, flow);
2593}
2594
2595static struct uart_driver atmel_uart;
2596
2597static struct console atmel_console = {
2598        .name           = ATMEL_DEVICENAME,
2599        .write          = atmel_console_write,
2600        .device         = uart_console_device,
2601        .setup          = atmel_console_setup,
2602        .flags          = CON_PRINTBUFFER,
2603        .index          = -1,
2604        .data           = &atmel_uart,
2605};
2606
2607#define ATMEL_CONSOLE_DEVICE    (&atmel_console)
2608
2609/*
2610 * Early console initialization (before VM subsystem initialized).
2611 */
2612static int __init atmel_console_init(void)
2613{
2614        int ret;
2615        if (atmel_default_console_device) {
2616                struct atmel_uart_data *pdata =
2617                        dev_get_platdata(&atmel_default_console_device->dev);
2618                int id = pdata->num;
2619                struct atmel_uart_port *port = &atmel_ports[id];
2620
2621                port->backup_imr = 0;
2622                port->uart.line = id;
2623
2624                add_preferred_console(ATMEL_DEVICENAME, id, NULL);
2625                ret = atmel_init_port(port, atmel_default_console_device);
2626                if (ret)
2627                        return ret;
2628                register_console(&atmel_console);
2629        }
2630
2631        return 0;
2632}
2633
2634console_initcall(atmel_console_init);
2635
2636/*
2637 * Late console initialization.
2638 */
2639static int __init atmel_late_console_init(void)
2640{
2641        if (atmel_default_console_device
2642            && !(atmel_console.flags & CON_ENABLED))
2643                register_console(&atmel_console);
2644
2645        return 0;
2646}
2647
2648core_initcall(atmel_late_console_init);
2649
2650static inline bool atmel_is_console_port(struct uart_port *port)
2651{
2652        return port->cons && port->cons->index == port->line;
2653}
2654
2655#else
2656#define ATMEL_CONSOLE_DEVICE    NULL
2657
2658static inline bool atmel_is_console_port(struct uart_port *port)
2659{
2660        return false;
2661}
2662#endif
2663
2664static struct uart_driver atmel_uart = {
2665        .owner          = THIS_MODULE,
2666        .driver_name    = "atmel_serial",
2667        .dev_name       = ATMEL_DEVICENAME,
2668        .major          = SERIAL_ATMEL_MAJOR,
2669        .minor          = MINOR_START,
2670        .nr             = ATMEL_MAX_UART,
2671        .cons           = ATMEL_CONSOLE_DEVICE,
2672};
2673
2674#ifdef CONFIG_PM
2675static bool atmel_serial_clk_will_stop(void)
2676{
2677#ifdef CONFIG_ARCH_AT91
2678        return at91_suspend_entering_slow_clock();
2679#else
2680        return false;
2681#endif
2682}
2683
2684static int atmel_serial_suspend(struct platform_device *pdev,
2685                                pm_message_t state)
2686{
2687        struct uart_port *port = platform_get_drvdata(pdev);
2688        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
2689
2690        if (atmel_is_console_port(port) && console_suspend_enabled) {
2691                /* Drain the TX shifter */
2692                while (!(atmel_uart_readl(port, ATMEL_US_CSR) &
2693                         ATMEL_US_TXEMPTY))
2694                        cpu_relax();
2695        }
2696
2697        /* we can not wake up if we're running on slow clock */
2698        atmel_port->may_wakeup = device_may_wakeup(&pdev->dev);
2699        if (atmel_serial_clk_will_stop()) {
2700                unsigned long flags;
2701
2702                spin_lock_irqsave(&atmel_port->lock_suspended, flags);
2703                atmel_port->suspended = true;
2704                spin_unlock_irqrestore(&atmel_port->lock_suspended, flags);
2705                device_set_wakeup_enable(&pdev->dev, 0);
2706        }
2707
2708        uart_suspend_port(&atmel_uart, port);
2709
2710        return 0;
2711}
2712
2713static int atmel_serial_resume(struct platform_device *pdev)
2714{
2715        struct uart_port *port = platform_get_drvdata(pdev);
2716        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
2717        unsigned long flags;
2718
2719        spin_lock_irqsave(&atmel_port->lock_suspended, flags);
2720        if (atmel_port->pending) {
2721                atmel_handle_receive(port, atmel_port->pending);
2722                atmel_handle_status(port, atmel_port->pending,
2723                                    atmel_port->pending_status);
2724                atmel_handle_transmit(port, atmel_port->pending);
2725                atmel_port->pending = 0;
2726        }
2727        atmel_port->suspended = false;
2728        spin_unlock_irqrestore(&atmel_port->lock_suspended, flags);
2729
2730        uart_resume_port(&atmel_uart, port);
2731        device_set_wakeup_enable(&pdev->dev, atmel_port->may_wakeup);
2732
2733        return 0;
2734}
2735#else
2736#define atmel_serial_suspend NULL
2737#define atmel_serial_resume NULL
2738#endif
2739
2740static int atmel_init_gpios(struct atmel_uart_port *p, struct device *dev)
2741{
2742        enum mctrl_gpio_idx i;
2743        struct gpio_desc *gpiod;
2744
2745        p->gpios = mctrl_gpio_init_noauto(dev, 0);
2746        if (IS_ERR(p->gpios))
2747                return PTR_ERR(p->gpios);
2748
2749        for (i = 0; i < UART_GPIO_MAX; i++) {
2750                gpiod = mctrl_gpio_to_gpiod(p->gpios, i);
2751                if (gpiod && (gpiod_get_direction(gpiod) == GPIOF_DIR_IN))
2752                        p->gpio_irq[i] = gpiod_to_irq(gpiod);
2753                else
2754                        p->gpio_irq[i] = -EINVAL;
2755        }
2756
2757        return 0;
2758}
2759
2760static void atmel_serial_probe_fifos(struct atmel_uart_port *port,
2761                                     struct platform_device *pdev)
2762{
2763        port->fifo_size = 0;
2764        port->rts_low = 0;
2765        port->rts_high = 0;
2766
2767        if (of_property_read_u32(pdev->dev.of_node,
2768                                 "atmel,fifo-size",
2769                                 &port->fifo_size))
2770                return;
2771
2772        if (!port->fifo_size)
2773                return;
2774
2775        if (port->fifo_size < ATMEL_MIN_FIFO_SIZE) {
2776                port->fifo_size = 0;
2777                dev_err(&pdev->dev, "Invalid FIFO size\n");
2778                return;
2779        }
2780
2781        /*
2782         * 0 <= rts_low <= rts_high <= fifo_size
2783         * Once their CTS line asserted by the remote peer, some x86 UARTs tend
2784         * to flush their internal TX FIFO, commonly up to 16 data, before
2785         * actually stopping to send new data. So we try to set the RTS High
2786         * Threshold to a reasonably high value respecting this 16 data
2787         * empirical rule when possible.
2788         */
2789        port->rts_high = max_t(int, port->fifo_size >> 1,
2790                               port->fifo_size - ATMEL_RTS_HIGH_OFFSET);
2791        port->rts_low  = max_t(int, port->fifo_size >> 2,
2792                               port->fifo_size - ATMEL_RTS_LOW_OFFSET);
2793
2794        dev_info(&pdev->dev, "Using FIFO (%u data)\n",
2795                 port->fifo_size);
2796        dev_dbg(&pdev->dev, "RTS High Threshold : %2u data\n",
2797                port->rts_high);
2798        dev_dbg(&pdev->dev, "RTS Low Threshold  : %2u data\n",
2799                port->rts_low);
2800}
2801
2802static int atmel_serial_probe(struct platform_device *pdev)
2803{
2804        struct atmel_uart_port *port;
2805        struct device_node *np = pdev->dev.of_node;
2806        struct atmel_uart_data *pdata = dev_get_platdata(&pdev->dev);
2807        void *data;
2808        int ret = -ENODEV;
2809        bool rs485_enabled;
2810
2811        BUILD_BUG_ON(ATMEL_SERIAL_RINGSIZE & (ATMEL_SERIAL_RINGSIZE - 1));
2812
2813        if (np)
2814                ret = of_alias_get_id(np, "serial");
2815        else
2816                if (pdata)
2817                        ret = pdata->num;
2818
2819        if (ret < 0)
2820                /* port id not found in platform data nor device-tree aliases:
2821                 * auto-enumerate it */
2822                ret = find_first_zero_bit(atmel_ports_in_use, ATMEL_MAX_UART);
2823
2824        if (ret >= ATMEL_MAX_UART) {
2825                ret = -ENODEV;
2826                goto err;
2827        }
2828
2829        if (test_and_set_bit(ret, atmel_ports_in_use)) {
2830                /* port already in use */
2831                ret = -EBUSY;
2832                goto err;
2833        }
2834
2835        port = &atmel_ports[ret];
2836        port->backup_imr = 0;
2837        port->uart.line = ret;
2838        atmel_serial_probe_fifos(port, pdev);
2839
2840        spin_lock_init(&port->lock_suspended);
2841
2842        ret = atmel_init_gpios(port, &pdev->dev);
2843        if (ret < 0) {
2844                dev_err(&pdev->dev, "Failed to initialize GPIOs.");
2845                goto err_clear_bit;
2846        }
2847
2848        ret = atmel_init_port(port, pdev);
2849        if (ret)
2850                goto err_clear_bit;
2851
2852        if (!atmel_use_pdc_rx(&port->uart)) {
2853                ret = -ENOMEM;
2854                data = kmalloc(sizeof(struct atmel_uart_char)
2855                                * ATMEL_SERIAL_RINGSIZE, GFP_KERNEL);
2856                if (!data)
2857                        goto err_alloc_ring;
2858                port->rx_ring.buf = data;
2859        }
2860
2861        rs485_enabled = port->uart.rs485.flags & SER_RS485_ENABLED;
2862
2863        ret = uart_add_one_port(&atmel_uart, &port->uart);
2864        if (ret)
2865                goto err_add_port;
2866
2867#ifdef CONFIG_SERIAL_ATMEL_CONSOLE
2868        if (atmel_is_console_port(&port->uart)
2869                        && ATMEL_CONSOLE_DEVICE->flags & CON_ENABLED) {
2870                /*
2871                 * The serial core enabled the clock for us, so undo
2872                 * the clk_prepare_enable() in atmel_console_setup()
2873                 */
2874                clk_disable_unprepare(port->clk);
2875        }
2876#endif
2877
2878        device_init_wakeup(&pdev->dev, 1);
2879        platform_set_drvdata(pdev, port);
2880
2881        /*
2882         * The peripheral clock has been disabled by atmel_init_port():
2883         * enable it before accessing I/O registers
2884         */
2885        clk_prepare_enable(port->clk);
2886
2887        if (rs485_enabled) {
2888                atmel_uart_writel(&port->uart, ATMEL_US_MR,
2889                                  ATMEL_US_USMODE_NORMAL);
2890                atmel_uart_writel(&port->uart, ATMEL_US_CR, ATMEL_US_RTSEN);
2891        }
2892
2893        /*
2894         * Get port name of usart or uart
2895         */
2896        atmel_get_ip_name(&port->uart);
2897
2898        /*
2899         * The peripheral clock can now safely be disabled till the port
2900         * is used
2901         */
2902        clk_disable_unprepare(port->clk);
2903
2904        return 0;
2905
2906err_add_port:
2907        kfree(port->rx_ring.buf);
2908        port->rx_ring.buf = NULL;
2909err_alloc_ring:
2910        if (!atmel_is_console_port(&port->uart)) {
2911                clk_put(port->clk);
2912                port->clk = NULL;
2913        }
2914err_clear_bit:
2915        clear_bit(port->uart.line, atmel_ports_in_use);
2916err:
2917        return ret;
2918}
2919
2920static int atmel_serial_remove(struct platform_device *pdev)
2921{
2922        struct uart_port *port = platform_get_drvdata(pdev);
2923        struct atmel_uart_port *atmel_port = to_atmel_uart_port(port);
2924        int ret = 0;
2925
2926        tasklet_kill(&atmel_port->tasklet);
2927
2928        device_init_wakeup(&pdev->dev, 0);
2929
2930        ret = uart_remove_one_port(&atmel_uart, port);
2931
2932        kfree(atmel_port->rx_ring.buf);
2933
2934        /* "port" is allocated statically, so we shouldn't free it */
2935
2936        clear_bit(port->line, atmel_ports_in_use);
2937
2938        clk_put(atmel_port->clk);
2939
2940        return ret;
2941}
2942
2943static struct platform_driver atmel_serial_driver = {
2944        .probe          = atmel_serial_probe,
2945        .remove         = atmel_serial_remove,
2946        .suspend        = atmel_serial_suspend,
2947        .resume         = atmel_serial_resume,
2948        .driver         = {
2949                .name   = "atmel_usart",
2950                .of_match_table = of_match_ptr(atmel_serial_dt_ids),
2951        },
2952};
2953
2954static int __init atmel_serial_init(void)
2955{
2956        int ret;
2957
2958        ret = uart_register_driver(&atmel_uart);
2959        if (ret)
2960                return ret;
2961
2962        ret = platform_driver_register(&atmel_serial_driver);
2963        if (ret)
2964                uart_unregister_driver(&atmel_uart);
2965
2966        return ret;
2967}
2968
2969static void __exit atmel_serial_exit(void)
2970{
2971        platform_driver_unregister(&atmel_serial_driver);
2972        uart_unregister_driver(&atmel_uart);
2973}
2974
2975module_init(atmel_serial_init);
2976module_exit(atmel_serial_exit);
2977
2978MODULE_AUTHOR("Rick Bronson");
2979MODULE_DESCRIPTION("Atmel AT91 / AT32 serial port driver");
2980MODULE_LICENSE("GPL");
2981MODULE_ALIAS("platform:atmel_usart");
Note: See TracBrowser for help on using the repository browser.