source: src/linux/universal/linux-4.9/drivers/crypto/caam/ctrl.c @ 31884

Last change on this file since 31884 was 31884, checked in by brainslayer, 3 months ago

update kernels

File size: 24.4 KB
Line 
1/* * CAAM control-plane driver backend
2 * Controller-level driver, kernel property detection, initialization
3 *
4 * Copyright 2008-2012 Freescale Semiconductor, Inc.
5 */
6
7#include <linux/device.h>
8#include <linux/of_address.h>
9#include <linux/of_irq.h>
10
11#include "compat.h"
12#include "regs.h"
13#include "intern.h"
14#include "jr.h"
15#include "desc_constr.h"
16#include "error.h"
17#include "ctrl.h"
18
19bool caam_little_end;
20EXPORT_SYMBOL(caam_little_end);
21
22/*
23 * i.MX targets tend to have clock control subsystems that can
24 * enable/disable clocking to our device.
25 */
26#ifdef CONFIG_CRYPTO_DEV_FSL_CAAM_IMX
27static inline struct clk *caam_drv_identify_clk(struct device *dev,
28                                                char *clk_name)
29{
30        return devm_clk_get(dev, clk_name);
31}
32#else
33static inline struct clk *caam_drv_identify_clk(struct device *dev,
34                                                char *clk_name)
35{
36        return NULL;
37}
38#endif
39
40/*
41 * Descriptor to instantiate RNG State Handle 0 in normal mode and
42 * load the JDKEK, TDKEK and TDSK registers
43 */
44static void build_instantiation_desc(u32 *desc, int handle, int do_sk)
45{
46        u32 *jump_cmd, op_flags;
47
48        init_job_desc(desc, 0);
49
50        op_flags = OP_TYPE_CLASS1_ALG | OP_ALG_ALGSEL_RNG |
51                        (handle << OP_ALG_AAI_SHIFT) | OP_ALG_AS_INIT;
52
53        /* INIT RNG in non-test mode */
54        append_operation(desc, op_flags);
55
56        if (!handle && do_sk) {
57                /*
58                 * For SH0, Secure Keys must be generated as well
59                 */
60
61                /* wait for done */
62                jump_cmd = append_jump(desc, JUMP_CLASS_CLASS1);
63                set_jump_tgt_here(desc, jump_cmd);
64
65                /*
66                 * load 1 to clear written reg:
67                 * resets the done interrrupt and returns the RNG to idle.
68                 */
69                append_load_imm_u32(desc, 1, LDST_SRCDST_WORD_CLRW);
70
71                /* Initialize State Handle  */
72                append_operation(desc, OP_TYPE_CLASS1_ALG | OP_ALG_ALGSEL_RNG |
73                                 OP_ALG_AAI_RNG4_SK);
74        }
75
76        append_jump(desc, JUMP_CLASS_CLASS1 | JUMP_TYPE_HALT);
77}
78
79/* Descriptor for deinstantiation of State Handle 0 of the RNG block. */
80static void build_deinstantiation_desc(u32 *desc, int handle)
81{
82        init_job_desc(desc, 0);
83
84        /* Uninstantiate State Handle 0 */
85        append_operation(desc, OP_TYPE_CLASS1_ALG | OP_ALG_ALGSEL_RNG |
86                         (handle << OP_ALG_AAI_SHIFT) | OP_ALG_AS_INITFINAL);
87
88        append_jump(desc, JUMP_CLASS_CLASS1 | JUMP_TYPE_HALT);
89}
90
91/*
92 * run_descriptor_deco0 - runs a descriptor on DECO0, under direct control of
93 *                        the software (no JR/QI used).
94 * @ctrldev - pointer to device
95 * @status - descriptor status, after being run
96 *
97 * Return: - 0 if no error occurred
98 *         - -ENODEV if the DECO couldn't be acquired
99 *         - -EAGAIN if an error occurred while executing the descriptor
100 */
101static inline int run_descriptor_deco0(struct device *ctrldev, u32 *desc,
102                                        u32 *status)
103{
104        struct caam_drv_private *ctrlpriv = dev_get_drvdata(ctrldev);
105        struct caam_ctrl __iomem *ctrl = ctrlpriv->ctrl;
106        struct caam_deco __iomem *deco = ctrlpriv->deco;
107        unsigned int timeout = 100000;
108        u32 deco_dbg_reg, flags;
109        int i;
110
111
112        if (ctrlpriv->virt_en == 1) {
113                clrsetbits_32(&ctrl->deco_rsr, 0, DECORSR_JR0);
114
115                while (!(rd_reg32(&ctrl->deco_rsr) & DECORSR_VALID) &&
116                       --timeout)
117                        cpu_relax();
118
119                timeout = 100000;
120        }
121
122        clrsetbits_32(&ctrl->deco_rq, 0, DECORR_RQD0ENABLE);
123
124        while (!(rd_reg32(&ctrl->deco_rq) & DECORR_DEN0) &&
125                                                                 --timeout)
126                cpu_relax();
127
128        if (!timeout) {
129                dev_err(ctrldev, "failed to acquire DECO 0\n");
130                clrsetbits_32(&ctrl->deco_rq, DECORR_RQD0ENABLE, 0);
131                return -ENODEV;
132        }
133
134        for (i = 0; i < desc_len(desc); i++)
135                wr_reg32(&deco->descbuf[i], caam32_to_cpu(*(desc + i)));
136
137        flags = DECO_JQCR_WHL;
138        /*
139         * If the descriptor length is longer than 4 words, then the
140         * FOUR bit in JRCTRL register must be set.
141         */
142        if (desc_len(desc) >= 4)
143                flags |= DECO_JQCR_FOUR;
144
145        /* Instruct the DECO to execute it */
146        clrsetbits_32(&deco->jr_ctl_hi, 0, flags);
147
148        timeout = 10000000;
149        do {
150                deco_dbg_reg = rd_reg32(&deco->desc_dbg);
151                /*
152                 * If an error occured in the descriptor, then
153                 * the DECO status field will be set to 0x0D
154                 */
155                if ((deco_dbg_reg & DESC_DBG_DECO_STAT_MASK) ==
156                    DESC_DBG_DECO_STAT_HOST_ERR)
157                        break;
158                cpu_relax();
159        } while ((deco_dbg_reg & DESC_DBG_DECO_STAT_VALID) && --timeout);
160
161        *status = rd_reg32(&deco->op_status_hi) &
162                  DECO_OP_STATUS_HI_ERR_MASK;
163
164        if (ctrlpriv->virt_en == 1)
165                clrsetbits_32(&ctrl->deco_rsr, DECORSR_JR0, 0);
166
167        /* Mark the DECO as free */
168        clrsetbits_32(&ctrl->deco_rq, DECORR_RQD0ENABLE, 0);
169
170        if (!timeout)
171                return -EAGAIN;
172
173        return 0;
174}
175
176/*
177 * instantiate_rng - builds and executes a descriptor on DECO0,
178 *                   which initializes the RNG block.
179 * @ctrldev - pointer to device
180 * @state_handle_mask - bitmask containing the instantiation status
181 *                      for the RNG4 state handles which exist in
182 *                      the RNG4 block: 1 if it's been instantiated
183 *                      by an external entry, 0 otherwise.
184 * @gen_sk  - generate data to be loaded into the JDKEK, TDKEK and TDSK;
185 *            Caution: this can be done only once; if the keys need to be
186 *            regenerated, a POR is required
187 *
188 * Return: - 0 if no error occurred
189 *         - -ENOMEM if there isn't enough memory to allocate the descriptor
190 *         - -ENODEV if DECO0 couldn't be acquired
191 *         - -EAGAIN if an error occurred when executing the descriptor
192 *            f.i. there was a RNG hardware error due to not "good enough"
193 *            entropy being aquired.
194 */
195static int instantiate_rng(struct device *ctrldev, int state_handle_mask,
196                           int gen_sk)
197{
198        struct caam_drv_private *ctrlpriv = dev_get_drvdata(ctrldev);
199        struct caam_ctrl __iomem *ctrl;
200        u32 *desc, status = 0, rdsta_val;
201        int ret = 0, sh_idx;
202
203        ctrl = (struct caam_ctrl __iomem *)ctrlpriv->ctrl;
204        desc = kmalloc(CAAM_CMD_SZ * 7, GFP_KERNEL);
205        if (!desc)
206                return -ENOMEM;
207
208        for (sh_idx = 0; sh_idx < RNG4_MAX_HANDLES; sh_idx++) {
209                /*
210                 * If the corresponding bit is set, this state handle
211                 * was initialized by somebody else, so it's left alone.
212                 */
213                if ((1 << sh_idx) & state_handle_mask)
214                        continue;
215
216                /* Create the descriptor for instantiating RNG State Handle */
217                build_instantiation_desc(desc, sh_idx, gen_sk);
218
219                /* Try to run it through DECO0 */
220                ret = run_descriptor_deco0(ctrldev, desc, &status);
221
222                /*
223                 * If ret is not 0, or descriptor status is not 0, then
224                 * something went wrong. No need to try the next state
225                 * handle (if available), bail out here.
226                 * Also, if for some reason, the State Handle didn't get
227                 * instantiated although the descriptor has finished
228                 * without any error (HW optimizations for later
229                 * CAAM eras), then try again.
230                 */
231                rdsta_val = rd_reg32(&ctrl->r4tst[0].rdsta) & RDSTA_IFMASK;
232                if ((status && status != JRSTA_SSRC_JUMP_HALT_CC) ||
233                    !(rdsta_val & (1 << sh_idx)))
234                        ret = -EAGAIN;
235                if (ret)
236                        break;
237                dev_info(ctrldev, "Instantiated RNG4 SH%d\n", sh_idx);
238                /* Clear the contents before recreating the descriptor */
239                memset(desc, 0x00, CAAM_CMD_SZ * 7);
240        }
241
242        kfree(desc);
243
244        return ret;
245}
246
247/*
248 * deinstantiate_rng - builds and executes a descriptor on DECO0,
249 *                     which deinitializes the RNG block.
250 * @ctrldev - pointer to device
251 * @state_handle_mask - bitmask containing the instantiation status
252 *                      for the RNG4 state handles which exist in
253 *                      the RNG4 block: 1 if it's been instantiated
254 *
255 * Return: - 0 if no error occurred
256 *         - -ENOMEM if there isn't enough memory to allocate the descriptor
257 *         - -ENODEV if DECO0 couldn't be acquired
258 *         - -EAGAIN if an error occurred when executing the descriptor
259 */
260static int deinstantiate_rng(struct device *ctrldev, int state_handle_mask)
261{
262        u32 *desc, status;
263        int sh_idx, ret = 0;
264
265        desc = kmalloc(CAAM_CMD_SZ * 3, GFP_KERNEL);
266        if (!desc)
267                return -ENOMEM;
268
269        for (sh_idx = 0; sh_idx < RNG4_MAX_HANDLES; sh_idx++) {
270                /*
271                 * If the corresponding bit is set, then it means the state
272                 * handle was initialized by us, and thus it needs to be
273                 * deintialized as well
274                 */
275                if ((1 << sh_idx) & state_handle_mask) {
276                        /*
277                         * Create the descriptor for deinstantating this state
278                         * handle
279                         */
280                        build_deinstantiation_desc(desc, sh_idx);
281
282                        /* Try to run it through DECO0 */
283                        ret = run_descriptor_deco0(ctrldev, desc, &status);
284
285                        if (ret ||
286                            (status && status != JRSTA_SSRC_JUMP_HALT_CC)) {
287                                dev_err(ctrldev,
288                                        "Failed to deinstantiate RNG4 SH%d\n",
289                                        sh_idx);
290                                break;
291                        }
292                        dev_info(ctrldev, "Deinstantiated RNG4 SH%d\n", sh_idx);
293                }
294        }
295
296        kfree(desc);
297
298        return ret;
299}
300
301static int caam_remove(struct platform_device *pdev)
302{
303        struct device *ctrldev;
304        struct caam_drv_private *ctrlpriv;
305        struct caam_ctrl __iomem *ctrl;
306        int ring;
307
308        ctrldev = &pdev->dev;
309        ctrlpriv = dev_get_drvdata(ctrldev);
310        ctrl = (struct caam_ctrl __iomem *)ctrlpriv->ctrl;
311
312        /* Remove platform devices for JobRs */
313        for (ring = 0; ring < ctrlpriv->total_jobrs; ring++) {
314                if (ctrlpriv->jrpdev[ring])
315                        of_device_unregister(ctrlpriv->jrpdev[ring]);
316        }
317
318        /* De-initialize RNG state handles initialized by this driver. */
319        if (ctrlpriv->rng4_sh_init)
320                deinstantiate_rng(ctrldev, ctrlpriv->rng4_sh_init);
321
322        /* Shut down debug views */
323#ifdef CONFIG_DEBUG_FS
324        debugfs_remove_recursive(ctrlpriv->dfs_root);
325#endif
326
327        /* Unmap controller region */
328        iounmap(ctrl);
329
330        /* shut clocks off before finalizing shutdown */
331        clk_disable_unprepare(ctrlpriv->caam_ipg);
332        clk_disable_unprepare(ctrlpriv->caam_mem);
333        clk_disable_unprepare(ctrlpriv->caam_aclk);
334        clk_disable_unprepare(ctrlpriv->caam_emi_slow);
335
336        return 0;
337}
338
339/*
340 * kick_trng - sets the various parameters for enabling the initialization
341 *             of the RNG4 block in CAAM
342 * @pdev - pointer to the platform device
343 * @ent_delay - Defines the length (in system clocks) of each entropy sample.
344 */
345static void kick_trng(struct platform_device *pdev, int ent_delay)
346{
347        struct device *ctrldev = &pdev->dev;
348        struct caam_drv_private *ctrlpriv = dev_get_drvdata(ctrldev);
349        struct caam_ctrl __iomem *ctrl;
350        struct rng4tst __iomem *r4tst;
351        u32 val;
352
353        ctrl = (struct caam_ctrl __iomem *)ctrlpriv->ctrl;
354        r4tst = &ctrl->r4tst[0];
355
356        /* put RNG4 into program mode */
357        clrsetbits_32(&r4tst->rtmctl, 0, RTMCTL_PRGM);
358
359        /*
360         * Performance-wise, it does not make sense to
361         * set the delay to a value that is lower
362         * than the last one that worked (i.e. the state handles
363         * were instantiated properly. Thus, instead of wasting
364         * time trying to set the values controlling the sample
365         * frequency, the function simply returns.
366         */
367        val = (rd_reg32(&r4tst->rtsdctl) & RTSDCTL_ENT_DLY_MASK)
368              >> RTSDCTL_ENT_DLY_SHIFT;
369        if (ent_delay <= val) {
370                /* put RNG4 into run mode */
371                clrsetbits_32(&r4tst->rtmctl, RTMCTL_PRGM, 0);
372                return;
373        }
374
375        val = rd_reg32(&r4tst->rtsdctl);
376        val = (val & ~RTSDCTL_ENT_DLY_MASK) |
377              (ent_delay << RTSDCTL_ENT_DLY_SHIFT);
378        wr_reg32(&r4tst->rtsdctl, val);
379        /* min. freq. count, equal to 1/4 of the entropy sample length */
380        wr_reg32(&r4tst->rtfrqmin, ent_delay >> 2);
381        /* disable maximum frequency count */
382        wr_reg32(&r4tst->rtfrqmax, RTFRQMAX_DISABLE);
383        /* read the control register */
384        val = rd_reg32(&r4tst->rtmctl);
385        /*
386         * select raw sampling in both entropy shifter
387         * and statistical checker
388         */
389        clrsetbits_32(&val, 0, RTMCTL_SAMP_MODE_RAW_ES_SC);
390        /* put RNG4 into run mode */
391        clrsetbits_32(&val, RTMCTL_PRGM, 0);
392        /* write back the control register */
393        wr_reg32(&r4tst->rtmctl, val);
394}
395
396/**
397 * caam_get_era() - Return the ERA of the SEC on SoC, based
398 * on "sec-era" propery in the DTS. This property is updated by u-boot.
399 **/
400int caam_get_era(void)
401{
402        struct device_node *caam_node;
403        int ret;
404        u32 prop;
405
406        caam_node = of_find_compatible_node(NULL, NULL, "fsl,sec-v4.0");
407        ret = of_property_read_u32(caam_node, "fsl,sec-era", &prop);
408        of_node_put(caam_node);
409
410        return ret ? -ENOTSUPP : prop;
411}
412EXPORT_SYMBOL(caam_get_era);
413
414#ifdef CONFIG_DEBUG_FS
415static int caam_debugfs_u64_get(void *data, u64 *val)
416{
417        *val = caam64_to_cpu(*(u64 *)data);
418        return 0;
419}
420
421static int caam_debugfs_u32_get(void *data, u64 *val)
422{
423        *val = caam32_to_cpu(*(u32 *)data);
424        return 0;
425}
426
427DEFINE_SIMPLE_ATTRIBUTE(caam_fops_u32_ro, caam_debugfs_u32_get, NULL, "%llu\n");
428DEFINE_SIMPLE_ATTRIBUTE(caam_fops_u64_ro, caam_debugfs_u64_get, NULL, "%llu\n");
429#endif
430
431/* Probe routine for CAAM top (controller) level */
432static int caam_probe(struct platform_device *pdev)
433{
434        int ret, ring, rspec, gen_sk, ent_delay = RTSDCTL_ENT_DLY_MIN;
435        u64 caam_id;
436        struct device *dev;
437        struct device_node *nprop, *np;
438        struct caam_ctrl __iomem *ctrl;
439        struct caam_drv_private *ctrlpriv;
440        struct clk *clk;
441#ifdef CONFIG_DEBUG_FS
442        struct caam_perfmon *perfmon;
443#endif
444        u32 scfgr, comp_params;
445        u32 cha_vid_ls;
446        int pg_size;
447        int BLOCK_OFFSET = 0;
448
449        ctrlpriv = devm_kzalloc(&pdev->dev, sizeof(*ctrlpriv), GFP_KERNEL);
450        if (!ctrlpriv)
451                return -ENOMEM;
452
453        dev = &pdev->dev;
454        dev_set_drvdata(dev, ctrlpriv);
455        ctrlpriv->pdev = pdev;
456        nprop = pdev->dev.of_node;
457
458        /* Enable clocking */
459        clk = caam_drv_identify_clk(&pdev->dev, "ipg");
460        if (IS_ERR(clk)) {
461                ret = PTR_ERR(clk);
462                dev_err(&pdev->dev,
463                        "can't identify CAAM ipg clk: %d\n", ret);
464                return ret;
465        }
466        ctrlpriv->caam_ipg = clk;
467
468        clk = caam_drv_identify_clk(&pdev->dev, "mem");
469        if (IS_ERR(clk)) {
470                ret = PTR_ERR(clk);
471                dev_err(&pdev->dev,
472                        "can't identify CAAM mem clk: %d\n", ret);
473                return ret;
474        }
475        ctrlpriv->caam_mem = clk;
476
477        clk = caam_drv_identify_clk(&pdev->dev, "aclk");
478        if (IS_ERR(clk)) {
479                ret = PTR_ERR(clk);
480                dev_err(&pdev->dev,
481                        "can't identify CAAM aclk clk: %d\n", ret);
482                return ret;
483        }
484        ctrlpriv->caam_aclk = clk;
485
486        clk = caam_drv_identify_clk(&pdev->dev, "emi_slow");
487        if (IS_ERR(clk)) {
488                ret = PTR_ERR(clk);
489                dev_err(&pdev->dev,
490                        "can't identify CAAM emi_slow clk: %d\n", ret);
491                return ret;
492        }
493        ctrlpriv->caam_emi_slow = clk;
494
495        ret = clk_prepare_enable(ctrlpriv->caam_ipg);
496        if (ret < 0) {
497                dev_err(&pdev->dev, "can't enable CAAM ipg clock: %d\n", ret);
498                return ret;
499        }
500
501        ret = clk_prepare_enable(ctrlpriv->caam_mem);
502        if (ret < 0) {
503                dev_err(&pdev->dev, "can't enable CAAM secure mem clock: %d\n",
504                        ret);
505                goto disable_caam_ipg;
506        }
507
508        ret = clk_prepare_enable(ctrlpriv->caam_aclk);
509        if (ret < 0) {
510                dev_err(&pdev->dev, "can't enable CAAM aclk clock: %d\n", ret);
511                goto disable_caam_mem;
512        }
513
514        ret = clk_prepare_enable(ctrlpriv->caam_emi_slow);
515        if (ret < 0) {
516                dev_err(&pdev->dev, "can't enable CAAM emi slow clock: %d\n",
517                        ret);
518                goto disable_caam_aclk;
519        }
520
521        /* Get configuration properties from device tree */
522        /* First, get register page */
523        ctrl = of_iomap(nprop, 0);
524        if (ctrl == NULL) {
525                dev_err(dev, "caam: of_iomap() failed\n");
526                ret = -ENOMEM;
527                goto disable_caam_emi_slow;
528        }
529
530        caam_little_end = !(bool)(rd_reg32(&ctrl->perfmon.status) &
531                                  (CSTA_PLEND | CSTA_ALT_PLEND));
532
533        /* Finding the page size for using the CTPR_MS register */
534        comp_params = rd_reg32(&ctrl->perfmon.comp_parms_ms);
535        pg_size = (comp_params & CTPR_MS_PG_SZ_MASK) >> CTPR_MS_PG_SZ_SHIFT;
536
537        /* Allocating the BLOCK_OFFSET based on the supported page size on
538         * the platform
539         */
540        if (pg_size == 0)
541                BLOCK_OFFSET = PG_SIZE_4K;
542        else
543                BLOCK_OFFSET = PG_SIZE_64K;
544
545        ctrlpriv->ctrl = (struct caam_ctrl __force *)ctrl;
546        ctrlpriv->assure = (struct caam_assurance __force *)
547                           ((uint8_t *)ctrl +
548                            BLOCK_OFFSET * ASSURE_BLOCK_NUMBER
549                           );
550        ctrlpriv->deco = (struct caam_deco __force *)
551                         ((uint8_t *)ctrl +
552                         BLOCK_OFFSET * DECO_BLOCK_NUMBER
553                         );
554
555        /* Get the IRQ of the controller (for security violations only) */
556        ctrlpriv->secvio_irq = irq_of_parse_and_map(nprop, 0);
557
558        /*
559         * Enable DECO watchdogs and, if this is a PHYS_ADDR_T_64BIT kernel,
560         * long pointers in master configuration register
561         */
562        clrsetbits_32(&ctrl->mcr, MCFGR_AWCACHE_MASK | MCFGR_LONG_PTR,
563                      MCFGR_AWCACHE_CACH | MCFGR_AWCACHE_BUFF |
564                      MCFGR_WDENABLE | MCFGR_LARGE_BURST |
565                      (sizeof(dma_addr_t) == sizeof(u64) ? MCFGR_LONG_PTR : 0));
566
567        /*
568         *  Read the Compile Time paramters and SCFGR to determine
569         * if Virtualization is enabled for this platform
570         */
571        scfgr = rd_reg32(&ctrl->scfgr);
572
573        ctrlpriv->virt_en = 0;
574        if (comp_params & CTPR_MS_VIRT_EN_INCL) {
575                /* VIRT_EN_INCL = 1 & VIRT_EN_POR = 1 or
576                 * VIRT_EN_INCL = 1 & VIRT_EN_POR = 0 & SCFGR_VIRT_EN = 1
577                 */
578                if ((comp_params & CTPR_MS_VIRT_EN_POR) ||
579                    (!(comp_params & CTPR_MS_VIRT_EN_POR) &&
580                       (scfgr & SCFGR_VIRT_EN)))
581                                ctrlpriv->virt_en = 1;
582        } else {
583                /* VIRT_EN_INCL = 0 && VIRT_EN_POR_VALUE = 1 */
584                if (comp_params & CTPR_MS_VIRT_EN_POR)
585                                ctrlpriv->virt_en = 1;
586        }
587
588        if (ctrlpriv->virt_en == 1)
589                clrsetbits_32(&ctrl->jrstart, 0, JRSTART_JR0_START |
590                              JRSTART_JR1_START | JRSTART_JR2_START |
591                              JRSTART_JR3_START);
592
593        if (sizeof(dma_addr_t) == sizeof(u64))
594                if (of_device_is_compatible(nprop, "fsl,sec-v5.0"))
595                        dma_set_mask_and_coherent(dev, DMA_BIT_MASK(40));
596                else
597                        dma_set_mask_and_coherent(dev, DMA_BIT_MASK(36));
598        else
599                dma_set_mask_and_coherent(dev, DMA_BIT_MASK(32));
600
601        /*
602         * Detect and enable JobRs
603         * First, find out how many ring spec'ed, allocate references
604         * for all, then go probe each one.
605         */
606        rspec = 0;
607        for_each_available_child_of_node(nprop, np)
608                if (of_device_is_compatible(np, "fsl,sec-v4.0-job-ring") ||
609                    of_device_is_compatible(np, "fsl,sec4.0-job-ring"))
610                        rspec++;
611
612        ctrlpriv->jrpdev = devm_kcalloc(&pdev->dev, rspec,
613                                        sizeof(*ctrlpriv->jrpdev), GFP_KERNEL);
614        if (ctrlpriv->jrpdev == NULL) {
615                ret = -ENOMEM;
616                goto iounmap_ctrl;
617        }
618
619        ring = 0;
620        ctrlpriv->total_jobrs = 0;
621        for_each_available_child_of_node(nprop, np)
622                if (of_device_is_compatible(np, "fsl,sec-v4.0-job-ring") ||
623                    of_device_is_compatible(np, "fsl,sec4.0-job-ring")) {
624                        ctrlpriv->jrpdev[ring] =
625                                of_platform_device_create(np, NULL, dev);
626                        if (!ctrlpriv->jrpdev[ring]) {
627                                pr_warn("JR%d Platform device creation error\n",
628                                        ring);
629                                continue;
630                        }
631                        ctrlpriv->jr[ring] = (struct caam_job_ring __force *)
632                                             ((uint8_t *)ctrl +
633                                             (ring + JR_BLOCK_NUMBER) *
634                                              BLOCK_OFFSET
635                                             );
636                        ctrlpriv->total_jobrs++;
637                        ring++;
638        }
639
640        /* Check to see if QI present. If so, enable */
641        ctrlpriv->qi_present =
642                        !!(rd_reg32(&ctrl->perfmon.comp_parms_ms) &
643                           CTPR_MS_QI_MASK);
644        if (ctrlpriv->qi_present) {
645                ctrlpriv->qi = (struct caam_queue_if __force *)
646                               ((uint8_t *)ctrl +
647                                 BLOCK_OFFSET * QI_BLOCK_NUMBER
648                               );
649                /* This is all that's required to physically enable QI */
650                wr_reg32(&ctrlpriv->qi->qi_control_lo, QICTL_DQEN);
651        }
652
653        /* If no QI and no rings specified, quit and go home */
654        if ((!ctrlpriv->qi_present) && (!ctrlpriv->total_jobrs)) {
655                dev_err(dev, "no queues configured, terminating\n");
656                ret = -ENOMEM;
657                goto caam_remove;
658        }
659
660        cha_vid_ls = rd_reg32(&ctrl->perfmon.cha_id_ls);
661
662        /*
663         * If SEC has RNG version >= 4 and RNG state handle has not been
664         * already instantiated, do RNG instantiation
665         */
666        if ((cha_vid_ls & CHA_ID_LS_RNG_MASK) >> CHA_ID_LS_RNG_SHIFT >= 4) {
667                ctrlpriv->rng4_sh_init =
668                        rd_reg32(&ctrl->r4tst[0].rdsta);
669                /*
670                 * If the secure keys (TDKEK, JDKEK, TDSK), were already
671                 * generated, signal this to the function that is instantiating
672                 * the state handles. An error would occur if RNG4 attempts
673                 * to regenerate these keys before the next POR.
674                 */
675                gen_sk = ctrlpriv->rng4_sh_init & RDSTA_SKVN ? 0 : 1;
676                ctrlpriv->rng4_sh_init &= RDSTA_IFMASK;
677                do {
678                        int inst_handles =
679                                rd_reg32(&ctrl->r4tst[0].rdsta) &
680                                                                RDSTA_IFMASK;
681                        /*
682                         * If either SH were instantiated by somebody else
683                         * (e.g. u-boot) then it is assumed that the entropy
684                         * parameters are properly set and thus the function
685                         * setting these (kick_trng(...)) is skipped.
686                         * Also, if a handle was instantiated, do not change
687                         * the TRNG parameters.
688                         */
689                        if (!(ctrlpriv->rng4_sh_init || inst_handles)) {
690                                dev_info(dev,
691                                         "Entropy delay = %u\n",
692                                         ent_delay);
693                                kick_trng(pdev, ent_delay);
694                                ent_delay += 400;
695                        }
696                        /*
697                         * if instantiate_rng(...) fails, the loop will rerun
698                         * and the kick_trng(...) function will modfiy the
699                         * upper and lower limits of the entropy sampling
700                         * interval, leading to a sucessful initialization of
701                         * the RNG.
702                         */
703                        ret = instantiate_rng(dev, inst_handles,
704                                              gen_sk);
705                        if (ret == -EAGAIN)
706                                /*
707                                 * if here, the loop will rerun,
708                                 * so don't hog the CPU
709                                 */
710                                cpu_relax();
711                } while ((ret == -EAGAIN) && (ent_delay < RTSDCTL_ENT_DLY_MAX));
712                if (ret) {
713                        dev_err(dev, "failed to instantiate RNG");
714                        goto caam_remove;
715                }
716                /*
717                 * Set handles init'ed by this module as the complement of the
718                 * already initialized ones
719                 */
720                ctrlpriv->rng4_sh_init = ~ctrlpriv->rng4_sh_init & RDSTA_IFMASK;
721
722                /* Enable RDB bit so that RNG works faster */
723                clrsetbits_32(&ctrl->scfgr, 0, SCFGR_RDBENABLE);
724        }
725
726        /* NOTE: RTIC detection ought to go here, around Si time */
727
728        caam_id = (u64)rd_reg32(&ctrl->perfmon.caam_id_ms) << 32 |
729                  (u64)rd_reg32(&ctrl->perfmon.caam_id_ls);
730
731        /* Report "alive" for developer to see */
732        dev_info(dev, "device ID = 0x%016llx (Era %d)\n", caam_id,
733                 caam_get_era());
734        dev_info(dev, "job rings = %d, qi = %d\n",
735                 ctrlpriv->total_jobrs, ctrlpriv->qi_present);
736
737#ifdef CONFIG_DEBUG_FS
738        /*
739         * FIXME: needs better naming distinction, as some amalgamation of
740         * "caam" and nprop->full_name. The OF name isn't distinctive,
741         * but does separate instances
742         */
743        perfmon = (struct caam_perfmon __force *)&ctrl->perfmon;
744
745        ctrlpriv->dfs_root = debugfs_create_dir(dev_name(dev), NULL);
746        ctrlpriv->ctl = debugfs_create_dir("ctl", ctrlpriv->dfs_root);
747
748        /* Controller-level - performance monitor counters */
749
750        ctrlpriv->ctl_rq_dequeued =
751                debugfs_create_file("rq_dequeued",
752                                    S_IRUSR | S_IRGRP | S_IROTH,
753                                    ctrlpriv->ctl, &perfmon->req_dequeued,
754                                    &caam_fops_u64_ro);
755        ctrlpriv->ctl_ob_enc_req =
756                debugfs_create_file("ob_rq_encrypted",
757                                    S_IRUSR | S_IRGRP | S_IROTH,
758                                    ctrlpriv->ctl, &perfmon->ob_enc_req,
759                                    &caam_fops_u64_ro);
760        ctrlpriv->ctl_ib_dec_req =
761                debugfs_create_file("ib_rq_decrypted",
762                                    S_IRUSR | S_IRGRP | S_IROTH,
763                                    ctrlpriv->ctl, &perfmon->ib_dec_req,
764                                    &caam_fops_u64_ro);
765        ctrlpriv->ctl_ob_enc_bytes =
766                debugfs_create_file("ob_bytes_encrypted",
767                                    S_IRUSR | S_IRGRP | S_IROTH,
768                                    ctrlpriv->ctl, &perfmon->ob_enc_bytes,
769                                    &caam_fops_u64_ro);
770        ctrlpriv->ctl_ob_prot_bytes =
771                debugfs_create_file("ob_bytes_protected",
772                                    S_IRUSR | S_IRGRP | S_IROTH,
773                                    ctrlpriv->ctl, &perfmon->ob_prot_bytes,
774                                    &caam_fops_u64_ro);
775        ctrlpriv->ctl_ib_dec_bytes =
776                debugfs_create_file("ib_bytes_decrypted",
777                                    S_IRUSR | S_IRGRP | S_IROTH,
778                                    ctrlpriv->ctl, &perfmon->ib_dec_bytes,
779                                    &caam_fops_u64_ro);
780        ctrlpriv->ctl_ib_valid_bytes =
781                debugfs_create_file("ib_bytes_validated",
782                                    S_IRUSR | S_IRGRP | S_IROTH,
783                                    ctrlpriv->ctl, &perfmon->ib_valid_bytes,
784                                    &caam_fops_u64_ro);
785
786        /* Controller level - global status values */
787        ctrlpriv->ctl_faultaddr =
788                debugfs_create_file("fault_addr",
789                                    S_IRUSR | S_IRGRP | S_IROTH,
790                                    ctrlpriv->ctl, &perfmon->faultaddr,
791                                    &caam_fops_u32_ro);
792        ctrlpriv->ctl_faultdetail =
793                debugfs_create_file("fault_detail",
794                                    S_IRUSR | S_IRGRP | S_IROTH,
795                                    ctrlpriv->ctl, &perfmon->faultdetail,
796                                    &caam_fops_u32_ro);
797        ctrlpriv->ctl_faultstatus =
798                debugfs_create_file("fault_status",
799                                    S_IRUSR | S_IRGRP | S_IROTH,
800                                    ctrlpriv->ctl, &perfmon->status,
801                                    &caam_fops_u32_ro);
802
803        /* Internal covering keys (useful in non-secure mode only) */
804        ctrlpriv->ctl_kek_wrap.data = &ctrlpriv->ctrl->kek[0];
805        ctrlpriv->ctl_kek_wrap.size = KEK_KEY_SIZE * sizeof(u32);
806        ctrlpriv->ctl_kek = debugfs_create_blob("kek",
807                                                S_IRUSR |
808                                                S_IRGRP | S_IROTH,
809                                                ctrlpriv->ctl,
810                                                &ctrlpriv->ctl_kek_wrap);
811
812        ctrlpriv->ctl_tkek_wrap.data = &ctrlpriv->ctrl->tkek[0];
813        ctrlpriv->ctl_tkek_wrap.size = KEK_KEY_SIZE * sizeof(u32);
814        ctrlpriv->ctl_tkek = debugfs_create_blob("tkek",
815                                                 S_IRUSR |
816                                                 S_IRGRP | S_IROTH,
817                                                 ctrlpriv->ctl,
818                                                 &ctrlpriv->ctl_tkek_wrap);
819
820        ctrlpriv->ctl_tdsk_wrap.data = &ctrlpriv->ctrl->tdsk[0];
821        ctrlpriv->ctl_tdsk_wrap.size = KEK_KEY_SIZE * sizeof(u32);
822        ctrlpriv->ctl_tdsk = debugfs_create_blob("tdsk",
823                                                 S_IRUSR |
824                                                 S_IRGRP | S_IROTH,
825                                                 ctrlpriv->ctl,
826                                                 &ctrlpriv->ctl_tdsk_wrap);
827#endif
828        return 0;
829
830caam_remove:
831        caam_remove(pdev);
832        return ret;
833
834iounmap_ctrl:
835        iounmap(ctrl);
836disable_caam_emi_slow:
837        clk_disable_unprepare(ctrlpriv->caam_emi_slow);
838disable_caam_aclk:
839        clk_disable_unprepare(ctrlpriv->caam_aclk);
840disable_caam_mem:
841        clk_disable_unprepare(ctrlpriv->caam_mem);
842disable_caam_ipg:
843        clk_disable_unprepare(ctrlpriv->caam_ipg);
844        return ret;
845}
846
847static struct of_device_id caam_match[] = {
848        {
849                .compatible = "fsl,sec-v4.0",
850        },
851        {
852                .compatible = "fsl,sec4.0",
853        },
854        {},
855};
856MODULE_DEVICE_TABLE(of, caam_match);
857
858static struct platform_driver caam_driver = {
859        .driver = {
860                .name = "caam",
861                .of_match_table = caam_match,
862        },
863        .probe       = caam_probe,
864        .remove      = caam_remove,
865};
866
867module_platform_driver(caam_driver);
868
869MODULE_LICENSE("GPL");
870MODULE_DESCRIPTION("FSL CAAM request backend");
871MODULE_AUTHOR("Freescale Semiconductor - NMG/STC");
Note: See TracBrowser for help on using the repository browser.